缺失流水论文-梁宝忠

缺失流水论文-梁宝忠

导读:本文包含了缺失流水论文开题报告文献综述及选题提纲参考文献,主要关键词:音乐文本,释义学,重建,视界融合

缺失流水论文文献综述

梁宝忠[1](2015)在《文本背景缺失下的民间音乐研究——以民歌《流水歌》为例》一文中研究指出纯文本的研究不可能做到对艺术作品真正的理解,释义学的"重建"理论有助于真正的认识和理解音乐作品;文本"背景重建"受科研能力、文献资料等诸多科研条件的制约,这是每一位科研工作者都无法逃避的现实;民族音乐理论应该拥有一套动态的建构思想和观念,以适应动态的民间音乐现实;用西方作曲理论来分析中国的民间音乐,有助于对民间音乐进行专业化的认识和研究;"重建"理论和"视界融合"理论都给予了我们"尽可能的接近真理的方法"。(本文来源于《吉林艺术学院学报》期刊2015年01期)

马志超[2](2014)在《XDSP支持缺失流水和非阻塞的全局Cache的设计与实现》一文中研究指出随着应用需求的不断发展,多核DSP得到了广泛的应用,其体系结构也逐渐成为学术界的研究热点。尽管DSP系统中的处理器速度以每年60%快速增长,但是存储器访问速度发展的滞后性(即“存储墙”问题)却限制了系统整体性能的提升。全局Cache是多核DSP片上存储系统的重要组成部分,研究多核DSP全局Cache的设计和优化策略对于缓解“存储墙”问题带来的性能瓶颈具有重要意义。XDSP是国防科大自主研制的一款高性能多核DSP,多个DSP内核通过互连环网结构共享全局Cache等资源,片上拥有四个DDR3接口和多个其它外设接口。本文以XDSP为研究背景,着重对全局Cache中的缺失流水和非阻塞处理机制进行了设计和实现。论文的主要内容包含如下几个方面:首先,对全局Cache整体进行了描述,包括整体结构的设计,Cache映射、写入、替换策略的确定,存储体结构的选择以及全局Cache控制寄存器组的设计等。其次,在全局Cache中实现了缺失流水机制,使不同类型的请求在流水线中并行处理。通过设计高效的输入缓冲、改进的流水线传输,合理的冲突判断机制等优化结构,有效提升了缓冲器使用效率,平滑了全局Cache与DDR之间数据的传输,加速了全局Cache对请求的处理速度。再次,在全局Cache实现了基于非阻塞Cache的缺失处理机制。分别从缺失请求的存储与缺失返回数据的处理两个方面进行设计与优化,采用支持多项多相关的缺失缓冲请求管理、缺失请求死锁的处理,处理结构与缓冲结构的高效协同处理等策略,能够在缺失请求出现时不暂停流水线继续非相关请求的正常访问,有效的减少了缺失的时间开销,保证了全局Cache的高效运行。最后,对全局Cache进行了验证和逻辑综合。目前模块级验证已经完成,功能正确,系统级验证正在展开。在某厂家45nm工艺下进行综合,经过优化,其频率、面积和功耗均达到了设计要求。同时还对全局Cache中的关键技术进行了性能评估。(本文来源于《国防科学技术大学》期刊2014-03-01)

傅祎晖[3](2009)在《高性能DSP一级Cache缺失流水设计与实现》一文中研究指出数字信号处理器(DSP)是对数字信号进行高速实时处理的专用嵌入式微处理器,其实时性要求决定了DSP必须在规定的时间内得出正确的计算结果。数据存取访问速度是影响DSP性能的关键。DSP的性能以每年60%的速度在增长,而数据存取访问速度每年的改善还不到10%,这就是常说的“存储墙”问题。如何解决“存储墙”问题,长期以来一直是体系结构领域的研究热点。YHFT-DX是国防科大自主研制的一款高性能DSP,它采用超长指令字(VLIW)体系结构,拥有直接外存通路和高效外部接口。其存储系统采用“两级Cache+RAM”的结构,一级指令Cache(L1P)和一级数据Cache(L1D)容量都为16KB,二级Cache(L2)容量为1MB。大容量的L2使得Cache访存缺失停顿系统流水线时间过长。针对该问题,本课题的目标是设计并实现一种适用于YHFT-DX的Cache系统优化策略,缓解存储系统的效率与高性能的CPU内核不匹配的问题。本文的工作和贡献主要体现在以下几方面:1)深入分析了预取和非阻塞Cache两种传统的降低Cache缺失延迟的优化策略,将这两种策略的优化思想结合起来,提出了一种适用于YHFT-DX这种对功耗和实时性要求很高的数字信号处理器的两级Cache优化策略——缺失流水。对缺失流水线进行分析,在减少流水线气泡、提高流水线效率上对缺失流水策略进行了改进。2)深入分析了L1D与L1P的流水线结构。提出了缺失请求发送协议、请求发送的相关性处理、以及分支作废取指包等缺失流水中关键问题的解决方案。完成了L1D和L1P的缺失流水设计与实现。该设计具有硬件实现简单、效率高、应用面广等特点。3)对设计进行了综合优化。采用某厂家提供的0.13um的低阈值库,在Typical环境下,以综合后网表的路径延迟不超过1.26ns为目标,对综合后出现的关键路径进行分析与优化。运用多种优化策略:逻辑结构调整、平衡站间逻辑、结构化以及全定制与半定制结合等,最终消除了关键路径,使整个设计达到600MHz的指标要求。4)设计综合优化后,对设计的性能进行分析与评价。选取了常用的Benchmark对缺失流水策略优化后的L1D和L1P进行模拟。统计了优化对Cache性能和系统性能提升的效果。分析模拟结果得出,缺失流水优化策略使YHFT-DX的两级Cache平均性能提升了25%,使整个系统平均性能提升1%。(本文来源于《国防科学技术大学》期刊2009-06-01)

缺失流水论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

随着应用需求的不断发展,多核DSP得到了广泛的应用,其体系结构也逐渐成为学术界的研究热点。尽管DSP系统中的处理器速度以每年60%快速增长,但是存储器访问速度发展的滞后性(即“存储墙”问题)却限制了系统整体性能的提升。全局Cache是多核DSP片上存储系统的重要组成部分,研究多核DSP全局Cache的设计和优化策略对于缓解“存储墙”问题带来的性能瓶颈具有重要意义。XDSP是国防科大自主研制的一款高性能多核DSP,多个DSP内核通过互连环网结构共享全局Cache等资源,片上拥有四个DDR3接口和多个其它外设接口。本文以XDSP为研究背景,着重对全局Cache中的缺失流水和非阻塞处理机制进行了设计和实现。论文的主要内容包含如下几个方面:首先,对全局Cache整体进行了描述,包括整体结构的设计,Cache映射、写入、替换策略的确定,存储体结构的选择以及全局Cache控制寄存器组的设计等。其次,在全局Cache中实现了缺失流水机制,使不同类型的请求在流水线中并行处理。通过设计高效的输入缓冲、改进的流水线传输,合理的冲突判断机制等优化结构,有效提升了缓冲器使用效率,平滑了全局Cache与DDR之间数据的传输,加速了全局Cache对请求的处理速度。再次,在全局Cache实现了基于非阻塞Cache的缺失处理机制。分别从缺失请求的存储与缺失返回数据的处理两个方面进行设计与优化,采用支持多项多相关的缺失缓冲请求管理、缺失请求死锁的处理,处理结构与缓冲结构的高效协同处理等策略,能够在缺失请求出现时不暂停流水线继续非相关请求的正常访问,有效的减少了缺失的时间开销,保证了全局Cache的高效运行。最后,对全局Cache进行了验证和逻辑综合。目前模块级验证已经完成,功能正确,系统级验证正在展开。在某厂家45nm工艺下进行综合,经过优化,其频率、面积和功耗均达到了设计要求。同时还对全局Cache中的关键技术进行了性能评估。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

缺失流水论文参考文献

[1].梁宝忠.文本背景缺失下的民间音乐研究——以民歌《流水歌》为例[J].吉林艺术学院学报.2015

[2].马志超.XDSP支持缺失流水和非阻塞的全局Cache的设计与实现[D].国防科学技术大学.2014

[3].傅祎晖.高性能DSP一级Cache缺失流水设计与实现[D].国防科学技术大学.2009

标签:;  ;  ;  ;  

缺失流水论文-梁宝忠
下载Doc文档

猜你喜欢