位加法器论文-高建卫

位加法器论文-高建卫

导读:本文包含了位加法器论文开题报告文献综述及选题提纲参考文献,主要关键词:超前进位,选择器,差额分组,XILINX

位加法器论文文献综述

高建卫[1](2013)在《基于选择进位32位加法器的硬件电路实现》一文中研究指出为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时序仿真,在FPGA上进行验证,可稳定运行在高达50兆的频率,理论分析与计算机仿真表明该算法切实可行、有效并且易于实现。(本文来源于《电子设计工程》期刊2013年17期)

魏少雄,李振涛,张民选[2](2013)在《基于16位加法器的物理设计优化》一文中研究指出本文在基于encounter的自动布局布线流程中引入了新的手工布局标准单元的优化方式,提出了一种新的优化设计的尝试,并介绍了此种优化设计相关的流程,最后以芯片设计中最为常用16位加法器为例,将传统的自动布局布线与手工布局自动布线和基于关键路径的手工布局的方式就时序、面积和功耗等关注的问题进行了比较。(本文来源于《第十七届计算机工程与工艺年会暨第叁届微处理器技术论坛论文集(下册)》期刊2013-07-20)

李振虎,倪晓强,李少青,谢启华,张民选[3](2012)在《浮点融合乘加部件中108位加法器的设计》一文中研究指出在浮点融合乘加部件中尾数加是其中的关键部分并处在关键路径上。在单通道64位浮点融合乘加部件中108位的加法器是其中的关键路径,而设计一个高速低功耗并且所占面积又少的加法器是本次任务的主要目标之一。本文设计原理是通过对加法器中108位的加数进行了重新划分,其中36位为一组,每组再分18位为一小组。组内采用基-2、基-3结构;小组间采用进位选择加法器的结构进行设计;组间采用EAC(end-around carry)加法运算来实现。采用此种结构大大加快了加法器的运算速度。(本文来源于《第十六届计算机工程与工艺年会暨第二届微处理器技术论坛论文集》期刊2012-08-17)

黄春平[4](2007)在《基于FPGA的8位加法器原理图和文本设计法》一文中研究指出介绍了8位加法器的两种设计方法:原理图设计法和VHDL文本设计法,从而比较出两种方法的优劣,更好的选择设计方法。(本文来源于《科技资讯》期刊2007年31期)

张悦,孙永节[5](2006)在《一种用于高速地址产生的32位加法器电路的实现》一文中研究指出本文介绍了在某微处理器研制中设计的一种地址生成单元的加法电路。为提高地址转换速度,其进位电路中采用了动态门和多米诺逻辑。结果表明,在1.8v、0.18μm工艺下进行电路模拟,进行一次加法进位传递的时间为466ps。(本文来源于《计算机工程与科学》期刊2006年04期)

曾平英,毛志刚,叶以正[6](1998)在《基于模块化结构的N位加法器的测试生成》一文中研究指出针对单个stuck-at故障,研究了N位加法器的测试矢量生成问题。对于行波进位加法器,只需8个测试矢量就可得到100%的故障覆盖率;对于N位先行进位加法器,只需N2+2N+3个测试矢量即可得到100%的故障覆盖率。(本文来源于《微电子学》期刊1998年06期)

鲍希茂,郑祥钦,柳承恩,嵇福权[7](1979)在《数字式电荷耦合逻辑二位加法器的研制》一文中研究指出本文提出了简化数字式电荷耦合逻辑(DCCL)全加器结构的实现方法。此法可使这种全加器的时钟脉冲减少到叁种,而且其中的两种与普通二相电荷耦合器件(CCD)的时钟系统完全一致,这对发展CCD存储与DCCL相结合的单片式信息处理系统有重大意义。文中给出了用常规的MOS工艺制造二位加法器的设计原理与实验结果。(本文来源于《电子学报》期刊1979年02期)

位加法器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文在基于encounter的自动布局布线流程中引入了新的手工布局标准单元的优化方式,提出了一种新的优化设计的尝试,并介绍了此种优化设计相关的流程,最后以芯片设计中最为常用16位加法器为例,将传统的自动布局布线与手工布局自动布线和基于关键路径的手工布局的方式就时序、面积和功耗等关注的问题进行了比较。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

位加法器论文参考文献

[1].高建卫.基于选择进位32位加法器的硬件电路实现[J].电子设计工程.2013

[2].魏少雄,李振涛,张民选.基于16位加法器的物理设计优化[C].第十七届计算机工程与工艺年会暨第叁届微处理器技术论坛论文集(下册).2013

[3].李振虎,倪晓强,李少青,谢启华,张民选.浮点融合乘加部件中108位加法器的设计[C].第十六届计算机工程与工艺年会暨第二届微处理器技术论坛论文集.2012

[4].黄春平.基于FPGA的8位加法器原理图和文本设计法[J].科技资讯.2007

[5].张悦,孙永节.一种用于高速地址产生的32位加法器电路的实现[J].计算机工程与科学.2006

[6].曾平英,毛志刚,叶以正.基于模块化结构的N位加法器的测试生成[J].微电子学.1998

[7].鲍希茂,郑祥钦,柳承恩,嵇福权.数字式电荷耦合逻辑二位加法器的研制[J].电子学报.1979

标签:;  ;  ;  ;  

位加法器论文-高建卫
下载Doc文档

猜你喜欢