位平面编码器论文-李进,金龙旭,韩双丽,郝贤鹏,吕曾明

位平面编码器论文-李进,金龙旭,韩双丽,郝贤鹏,吕曾明

导读:本文包含了位平面编码器论文开题报告文献综述及选题提纲参考文献,主要关键词:CCD相机,JPEG2000压缩,比特平面编码器

位平面编码器论文文献综述

李进,金龙旭,韩双丽,郝贤鹏,吕曾明[1](2013)在《适于CCD相机图像压缩的位平面编码器》一文中研究指出针对目前JPEG2000中最优截断嵌入式块编码器硬件实现效率低且占用大量资源问题,提出一种适于CCD相机图像压缩的位面编码器(BPC)。BPC结构思想是基于数据路径详细分析来获得上下文窗口的。另外,使用自主研发的地面检测设备对采用BPC结构设计的JPEG2000图像压缩系统进行实验。实验结果表明,BPC结构CCD图像压缩系统可以稳定可靠地工作,BPC具有较高的工作性能,工作频率达到75 MHz。压缩系统与传统方法相比较,平均PSNR提高了0.91 dB,非常适于CCD相机的应用。(本文来源于《电视技术》期刊2013年13期)

冯超[2](2013)在《基于FPGA的JPEG2000位平面编码器研究及实现》一文中研究指出在JPEG2000编码系统中,EBCOT tire-1的位平面编码器的复杂编码运算是整个系统的瓶颈,为了加快位平面编码器运算的速度,我们提出并行VLSI架构,用来处理编码器中的并行程序预估和程序编码。我们以VerilogHDL编写硬件代码,并以Altera QuartusⅡ进行模拟硬件仿真。(本文来源于《中国新通信》期刊2013年03期)

刘文松,朱恩,王健,徐龙涛,黄宁[3](2011)在《JPEG2000全并行位平面编码器的VLSI设计验证》一文中研究指出研究了JPEG2000位平面编码器的算法和全并行电路结构.以单列样本点作为数据单元,分析了通道编码过程中数据的关联性.只需缓存前一列样本点的显着性状态信息,并读取当前列和后续2列的原始数据,便可在一个编码窗口内完成当前列的通道和位平面并行编码;每次仅需读入一列新的数据,即可实现编码循环.据此设计了叁级流水线的全并行电路结构,仅需259个周期就可处理完32×32的小波子带,同时保持了较低的硬件开销.FPGA综合结果表明,系统时钟可以综合到76.355 MHz,达到301.9Mcoefficient/sec的处理能力,可满足现有图像实时处理要求.(本文来源于《东南大学学报(自然科学版)》期刊2011年06期)

乔世杰,赛金乾,高勇,王永,闫玉玲[4](2009)在《JPEG2000位平面编码器的硬件实现》一文中研究指出采用叁个状态机控制编码操作,并采用局部优化和模板数据缓冲技术,提出了一种简单、灵活的新结构,提高了编码效率,减小了硬件实现的资源消耗,在码块处理上也具有很大灵活性。设计了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并用FPGA进行了验证。仿真和综合结果表明,设计的硬件结构是正确的,最高频率可达82MHz,满足设计要求。(本文来源于《计算机工程与应用》期刊2009年24期)

齐向南[5](2009)在《一种高速低功耗位平面编码器的研究与设计》一文中研究指出图像压缩编码技术对图像处理中大量数据的存储和传输至关重要,传统静态图像压缩技术,如着名的JPEG标准,在现代新的应用背景下已不能满足厂家以及用户的要求。最新静态图像压缩标准JPEG2000采用小波变换(DWT)和优化截断嵌入式块编码(EBCOT),在编码效率和压缩图像质量上均远优于JPEG等传统算法,并克服了“大图像方块效应”等一系列JPEG所难以攻破的图像压缩难题,今后必将在静态图像压缩领域占据主导地位。在JPEG2000压缩系统中,位平面编码对于滤除帧间冗余信息发挥着巨大的作用,其运算量大概占到整个系统运算的70%以上,必须用专用的硬件实现,而面积和编码效率是位平面编码器ASIC实现方案中两个重要的指标,针对二者综合考虑,本文设计了一种基于“跳跃扫描机制”的通道串行位平面编码器,即在扫描通道之间仍采用显着性通道—幅度细化通道—清扫通道的扫描顺序,而在单个通道的扫描编码过程中,加入了跳跃扫描,即在编码之前进行编码预判,跳过那些不属于本通道的编码系数,从而大大的节省了编码时间。设计验证是FPGA验证平台下进行的,与传统的串行扫描机制相比,本文所设计的编码器将总的编码时间缩减到原来的44%左右,而硬件开销仅仅增加了6.6%。即通过增加少量的硬件开销完成了编码效率的大量节俭。(本文来源于《天津大学》期刊2009-05-01)

王继东,鲁琴,罗武胜,肖学敏[6](2007)在《位平面算术编码的编码分离与MQ编码器改进》一文中研究指出为了降低图像压缩中位平面算术编码的计算复杂度,提出了将算术编码从位平面扫描中分离,方便编码的并行计算。以JPEG2000的位平面编码为例,实现了位平面扫描和MQ编码的分离,然后根据编码分离后的算法特点,设计了一种改进的MQ编码器。对该算法在TMS320C6000系列DSP中的实现进行了研究,通过软件流水、循环展开、条件操作和优化选项等方法提高处理速度。编码独立和编码器改进相结合,使重建图像质量稍有提高,编码速度提高了8倍以上。(本文来源于《中国图象图形学报》期刊2007年10期)

李清俊[7](2007)在《JPEG2000位平面编码器的VLSI设计及验证》一文中研究指出随着互联网和多媒体技术的进步,信息技术得到了飞速的发展。随着人们追求更高质量的图像信息,信息的传递受限于信息传输线路的带宽,大容量的信息往往无法及时传递;信息的存储受限于存储设备的容量。在这种情况下,原有的JPEG标准已经不能满足越来越高的对静态图像压缩标准的要求。JPEG2000标准是由联合图像专家组在2001年1月推出的新一代数字图像压缩标准。JPEG2000不仅比现有的JPEG标准有更好的压缩效果,并且提供很多新的特性。JPEG2000支持质量可伸缩性、分辨率可伸缩性、感兴趣区域编码,并且在同一框架中同时支持无损和有损压缩。在整个JPEG2000系统中,基于分数位平面编码和二进制算术编码的嵌入式优化截断块编码EBCOT具有非常高的计算复杂度,构成了JPEG2000高速实时运行的瓶颈。论文首先分析了JPEG2000标准中EBCOT编码器的结构和分数位平面编码算法的软件流程。在总结前人研究的基础上,融合位平面并行和基于列的样本并行处理方法,提出了一种基于列的位平面并行编码器的VLSI结构。该结构中最高有效位平面检测模块检测最高有效位平面,位平面编码控制模块控制码块数据扫描和符号幅度数据转换。采用与位平面数目相同的上下文形成模块实现位平面并行处理。上下文形成模块中叁个编码通道编码模块在叁次码块扫描中顺序执行,而在通道编码模块内采用4路并行的编码单元实现基于列的样本并行处理。多个缓存并行接收上下文形成模块的输出,缓存的码流以轮寻方式读出。在设计方案中,按照自顶向下的设计方法,用硬件描述语言Verilog HDL进行了RTL级描述,通过Modelsim仿真验证了设计的正确性。通过Xilinx公司的ISE开发平台完成了设计的综合。(本文来源于《华中科技大学》期刊2007-06-01)

张国成,刘佩林[8](2006)在《高效AVS音频上下文位平面编码器设计》一文中研究指出研究了AVS音频编码标准中上下文位平面编码算法,分析了编码算法的特点。通过对上下文平面编码算法的优化,提出了一种适合ASIC实现的硬件结构,通过合理设计二级流水线,能近似达到每时钟1比特矢量的编码速率,在保证编码速度前提下大幅降低了硬件资源。(本文来源于《电声技术》期刊2006年12期)

韩彦菊,许超[9](2005)在《JPEG2000分数位平面编码器的FPGA电路实现》一文中研究指出分数位平面编码是JPEG2000图像压缩国际标准中的核心技术之一,是影响JPEG2000编码速度的最关键部分。基于位平面、过程双重并行(BPDP)的编码方法和局部模块并行结构,利用FPGA电路设计了JPEG2000分数位平面编码器。电路仅需要约5100个逻辑单元,当工作在54MHz时,每秒可以编码30幅尺寸约为1500×1200的图像。(本文来源于《计算机工程》期刊2005年15期)

王勇,郑南宁,梅魁志,朱悦心,刘跃虎[10](2005)在《一种高效的JPEG2000位平面编码器设计》一文中研究指出针对JPEG2000 芯片实现时的硬件复杂性和编码效率低的问题,通过分析编码所需状态变量的产生机制,得到了一种最高有效位(MSB)检测电路,它能使状态变量实时产生.同时,在 3 个通道编码时引入列快速扫描电路,它在清除通道编码中设计了游程编码和0编码的流水实现电路,最后得到了位平面编码器 0冗余时钟设计.将此方法用于实现叁通道并行的位平面编码器时,相对于单通道的跳点跳列,其运算速度可提高2倍,逻辑电路节约50%,而对于64×64像素的码块,存储器节约20 kb.(本文来源于《西安交通大学学报》期刊2005年02期)

位平面编码器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

在JPEG2000编码系统中,EBCOT tire-1的位平面编码器的复杂编码运算是整个系统的瓶颈,为了加快位平面编码器运算的速度,我们提出并行VLSI架构,用来处理编码器中的并行程序预估和程序编码。我们以VerilogHDL编写硬件代码,并以Altera QuartusⅡ进行模拟硬件仿真。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

位平面编码器论文参考文献

[1].李进,金龙旭,韩双丽,郝贤鹏,吕曾明.适于CCD相机图像压缩的位平面编码器[J].电视技术.2013

[2].冯超.基于FPGA的JPEG2000位平面编码器研究及实现[J].中国新通信.2013

[3].刘文松,朱恩,王健,徐龙涛,黄宁.JPEG2000全并行位平面编码器的VLSI设计验证[J].东南大学学报(自然科学版).2011

[4].乔世杰,赛金乾,高勇,王永,闫玉玲.JPEG2000位平面编码器的硬件实现[J].计算机工程与应用.2009

[5].齐向南.一种高速低功耗位平面编码器的研究与设计[D].天津大学.2009

[6].王继东,鲁琴,罗武胜,肖学敏.位平面算术编码的编码分离与MQ编码器改进[J].中国图象图形学报.2007

[7].李清俊.JPEG2000位平面编码器的VLSI设计及验证[D].华中科技大学.2007

[8].张国成,刘佩林.高效AVS音频上下文位平面编码器设计[J].电声技术.2006

[9].韩彦菊,许超.JPEG2000分数位平面编码器的FPGA电路实现[J].计算机工程.2005

[10].王勇,郑南宁,梅魁志,朱悦心,刘跃虎.一种高效的JPEG2000位平面编码器设计[J].西安交通大学学报.2005

标签:;  ;  ;  

位平面编码器论文-李进,金龙旭,韩双丽,郝贤鹏,吕曾明
下载Doc文档

猜你喜欢