任意分频论文-丁信忠,严彩忠

任意分频论文-丁信忠,严彩忠

导读:本文包含了任意分频论文开题报告文献综述及选题提纲参考文献,主要关键词:伺服系统,小数分频,编码器,等占空比

任意分频论文文献综述

丁信忠,严彩忠[1](2018)在《伺服系统等占空比任意小数分频研究》一文中研究指出在伺服系统中,需要将电机尾端或执行机构上的编码器信息按照特定分频比实时分频输出给上位控制器。本文研究了一种基于硬件逻辑的等占空比自适应分频方法,该方法在自适应任意小数、分数或整数等实数分频系数的同时,保证分频后的脉冲输出恒定50%占空比,且兼容通讯式和脉冲型编码器类型。此外,所研究的积分双模前置分频法将双模前置方法和积分分频方法进行了算法上的统一,该算法兼顾了积分分频方法的高效性和双模前置法的通用性,克服了传统双模前置等方法中占用硬件逻辑较多和分频延时的缺陷。仿真和实验结果验证了所研究方案的可行性和有效性。(本文来源于《微电机》期刊2018年07期)

陈姣[2](2018)在《浅谈基于FPGA任意倍数分频器》一文中研究指出本课题研究了利用FPGA对时钟信号进行分频的技术,对于分频系数为偶数、奇数、半整数和小数的情况分别进行了设计和实现,并且对占空比可调的分频器的工作原理进行了研究。在此基础上设计了一种能够实现上述各种分频功能的、集成化的任意倍数分频器系统结构,将不同分频形式的分频器作为底层模块分别设计实现,然后创建一个顶层模块,将不同形式的分频器集成于一个工程之中,通过外部按键和拨码开关等对具体的分频功能进行选择以及对分频系数进行预设;利用LED和数码管显示当前的分频形式和分频系数。(本文来源于《内蒙古科技与经济》期刊2018年02期)

任青莲,李东红[3](2016)在《一种基于Verilog代码的任意分数分频器的设计》一文中研究指出分频器是数字系统设计中最常见的单元电路,对高稳定和准确的基准时钟源进行不同倍数的分频,以得到同样稳定和准确的信号,为各模块提供所需的时钟频率。介绍了一种分数分频器的实现方法,该分频器能对时钟源信号进行任意分数或小数倍分频,给出了该方法的设计原理及实现的Verilog代码,并利用QuartusⅡ软件进行了仿真,仿真波形与硬件结果都验证了设计的正确性。该方法结构简单,可避免出现竞争冒险和毛刺问题,并且修改方便,具有很好的可移植性,对任何分频器的设计都具有一定的借鉴意义。(本文来源于《山西电子技术》期刊2016年05期)

谷涛,黄勇,卢晨[4](2015)在《一种基于Verilog的任意整数分频器实现方法》一文中研究指出在分析基于Verilog的偶数分频程序和奇数分频程序的基础上,提出了一种基于Verilog的任意整数分频器的实现方法,并在QuartusⅡ平台上完成了基于这种实现方法的任意整数分频器的编程和综合,在Modelsim中完成了任意整数分频器的仿真获得通过.该文的Verilog程序可以直接引用,为此类程序实际提供借鉴.(本文来源于《广西民族大学学报(自然科学版)》期刊2015年04期)

郜继红,荀延龙,卢旭盛[5](2015)在《任意数值分频器的FPGA实现》一文中研究指出本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的Cyclone II系列EP2C5Q208C型FPGA芯片中实现后的仿真结果和测试结果,这些结果表明设计的正确性和可行性。分频器采用VHDL语言编程实现,用户可以自行设置分频器功能,这种分频器设计具有很强的实用性和可移值性。(本文来源于《电子设计工程》期刊2015年22期)

范瑞林[6](2015)在《任意分频器的DDS实现方法》一文中研究指出阐述了任意分频器的原理、结构框图,并在此基础上提出了基于全数字DDS的全新实现方法,可实现频率准确率高、占宽比准确的多个标准频率源同时产生的新技术,探讨了此方法的实现原理和关键代码,并对该方法进行了性能分析。(本文来源于《绿色科技》期刊2015年09期)

申建广,陶涛,梅雪松,许睦旬,刘善慧[7](2014)在《一种任意比率电子齿轮分频器的实现方法》一文中研究指出针对滚齿机数控系统电子齿轮箱的设计要求,提出了一种根据现场可编程门阵列和Bresenham算法的任意比率电子齿轮分频器的实现方法。该方法的实现原理是将计算机图形学上描绘由两点所决定的直线的算法应用到电子齿轮的脉冲频率分频上,采用硬件描述语言来实现电子齿轮分频。该方法对Bresenham算法进行了改进,将累计误差值和溢出斜率修改为整数,使算法只涉及整数的加减运算,因此更快捷、更可靠。软件仿真和实验结果表明,所提出的电子齿轮分频方法可使分频过程更为简便,不仅减少了硬件资源耗费,而且算法具有较强的实用性。(本文来源于《西安交通大学学报》期刊2014年01期)

黄国达[8](2013)在《基于FPGA的任意整数分频器的设计》一文中研究指出基于fpga设计了一个分频器,通过修改程序中的分频系数N,可以实现一定范围内的任意整数分频,且占空比保持为50%。除了任意整数分频模块外,整个系统还包括了频率测量模块和数码管动态显示模块。(本文来源于《福建电脑》期刊2013年07期)

唐卫斌[9](2013)在《用Verilog语言设计任意次ASIC分频器》一文中研究指出介绍Verilog在数字电路设计中特别是分频器中的应用以及它相对的优越性。基于现在常用的计数器设计思想,具体给出了任意偶数次分频和任意奇数次分频的可重复使用的Verilog代码,通过了EDA软件ModelSim的仿真验证,得到了ASIC的RTL结构图。两段代码给其他数字逻辑电路设计人员提供了现成的设计模版,可以大大减少设计时间。(本文来源于《商洛学院学报》期刊2013年02期)

杨明,刘可述,牛里,徐殿国[10](2013)在《基于CPLD的光电码盘正交脉冲任意小数分频研究》一文中研究指出在伺服系统位置控制中,必须接收外部位置脉冲指令,如构成全闭环系统还需将电机位置信号反馈至上位机,因此伺服控制器需要具备接受位置脉冲指令和脉冲分频输出的能力。本文研究一种基于CPLD的正交脉冲小数分频方法,不仅实现了码盘脉冲的任意小数分频,而且克服了传统的双模前置小数分频及其改进方法所造成的分频缺陷。同时实现了在叁种脉冲给定模式下对位置脉冲计数及其方向鉴别。仿真和实验结果验证了所研究方案的可行性。(本文来源于《微电机》期刊2013年01期)

任意分频论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本课题研究了利用FPGA对时钟信号进行分频的技术,对于分频系数为偶数、奇数、半整数和小数的情况分别进行了设计和实现,并且对占空比可调的分频器的工作原理进行了研究。在此基础上设计了一种能够实现上述各种分频功能的、集成化的任意倍数分频器系统结构,将不同分频形式的分频器作为底层模块分别设计实现,然后创建一个顶层模块,将不同形式的分频器集成于一个工程之中,通过外部按键和拨码开关等对具体的分频功能进行选择以及对分频系数进行预设;利用LED和数码管显示当前的分频形式和分频系数。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

任意分频论文参考文献

[1].丁信忠,严彩忠.伺服系统等占空比任意小数分频研究[J].微电机.2018

[2].陈姣.浅谈基于FPGA任意倍数分频器[J].内蒙古科技与经济.2018

[3].任青莲,李东红.一种基于Verilog代码的任意分数分频器的设计[J].山西电子技术.2016

[4].谷涛,黄勇,卢晨.一种基于Verilog的任意整数分频器实现方法[J].广西民族大学学报(自然科学版).2015

[5].郜继红,荀延龙,卢旭盛.任意数值分频器的FPGA实现[J].电子设计工程.2015

[6].范瑞林.任意分频器的DDS实现方法[J].绿色科技.2015

[7].申建广,陶涛,梅雪松,许睦旬,刘善慧.一种任意比率电子齿轮分频器的实现方法[J].西安交通大学学报.2014

[8].黄国达.基于FPGA的任意整数分频器的设计[J].福建电脑.2013

[9].唐卫斌.用Verilog语言设计任意次ASIC分频器[J].商洛学院学报.2013

[10].杨明,刘可述,牛里,徐殿国.基于CPLD的光电码盘正交脉冲任意小数分频研究[J].微电机.2013

标签:;  ;  ;  ;  

任意分频论文-丁信忠,严彩忠
下载Doc文档

猜你喜欢