多级流水线论文-刘玉洁,沈世全

多级流水线论文-刘玉洁,沈世全

导读:本文包含了多级流水线论文开题报告文献综述及选题提纲参考文献,主要关键词:多级流水线处理机,实践内容设计,FPGA,计算机体系结构

多级流水线论文文献综述

刘玉洁,沈世全[1](2016)在《多级流水线处理机的少课时实践内容设计》一文中研究指出以少课时教学为前提,基于FPGA技术设计了一个适用于本科生的多级流水线处理机的实践内容。通过精简处理机结构、缩减运算规模,设计了一个学生能够在有限课时内实现的多级流水乘法处理机,并提出了流水线瓶颈段问题的解决方案,收到了良好的教学效果。(本文来源于《实验技术与管理》期刊2016年07期)

袁松,唐敬友,刘莉[2](2012)在《一种基于多级流水线加法器的累加电路设计研究》一文中研究指出专用硬件电路常用来实现加速,以提升科学计算速度。在科学计算中,多个数据的累加是常见运算。在设计硬件累加器时,容易出现流水线阻塞问题。提出将数据依据流水线级次分成两类模块,不同类型的模块采用不同的累加方式。基于多级流水线加法器,在FPGA上实现了多个数据的累加。该设计消耗资源少,流水线利用率高,控制相对简单,尤其是在数据规模很大时,优势尤其明显。(本文来源于《四川理工学院学报(自然科学版)》期刊2012年05期)

李翔,陈庆新,毛宁,刘建军[3](2012)在《多级流水线车间缓存设置参数仿真优化》一文中研究指出针对车间负荷控制中缓存设置难以确定的问题,先以车间排队网理论为基础,建立针对多级流水线车间缓存设置参数的仿真模型并验证了结果的有效性,在模型中嵌入启发式优化算法,并比较了以不同参数为优化目标的算法得到结果的优劣,选取了以任务拒绝比率为优化目标的启发式算法,最后针对仿真结果,得到了以企业产量预设值为目标的多级流水线车间缓存设置参数,为确定流水线车间负荷控制界限提供了一种快速有效的研究方法。(本文来源于《模具工业》期刊2012年07期)

王群[4](2012)在《基于结构共享和多级流水线的AES加密算法的研究》一文中研究指出本文提出了一种基于结构共享和多级流水线的AES算法实现方案。对AES算法加解密模块进行了优化设计。采用5级流水线结构设计,有效的利用了芯片面积又使系统的工作频率得到了提高。(本文来源于《科技视界》期刊2012年02期)

王群[5](2012)在《基于结构共享和多级流水线的AES加密算法的研究》一文中研究指出本文提出了一种基于结构共享和多级流水线的AES算法实现方案。对AES算法加解密模块进行了优化设计。采用5级流水线结构设计,有效的利用了芯片面积又使系统的工作频率得到了提高。(本文来源于《科技信息》期刊2012年01期)

谢孝青,高琳[6](2009)在《基于结构共享和多级流水线的AES算法硬件实现》一文中研究指出针对AES算法,提出了一种新颖的AES算法的硬件实现。与传统的硬件实现方法不同,首先分析了AES算法的结构,并通过修改解密流程,在加解密流程中采用结构共享,节省了芯片的面积;其次在字节代换中采用了复合域中的运算,使得不可减小的时间延迟变得最小;最后通过仔细分析电路中各部分的时间延迟,采用8级流水线结构,最大程度地提高了数据处理的速度。文中提出的硬件结构适用于芯片面积资源紧张、芯片处理速度要求较快的场合。(本文来源于《电子科技》期刊2009年03期)

张晓奇,张翌维,郑新建[7](2007)在《一种基于流水线结构的多级数字混沌编码方案》一文中研究指出研究了一种基于流水线结构的多级数字混沌保密通信方案,以驱动参量法作为同步实现模型,并在编码机制上进行了改进。以流水线方式对整个处理过程进行分割,为进程间设定合理的通信粒度,数值模拟得到了另人满意的并行加速比。文章最后对方案中流水线的执行时间进行估算,并分析了在不同任务划分及不同通信速率下的并行加速比情况。(本文来源于《计算机技术与发展》期刊2007年05期)

罗旭,康勇[8](2005)在《变频器控制系统FPGA设计中分层多级流水线技术》一文中研究指出硬件算法的并行性、高速性以及设计中的模块化是现场可编程门阵列(FPGA)在电力电子设备中应用的叁大优势,但若片内架构安排不合理,常常会使FPGA高速性的优势难以发挥。针对变频器控制系统设计,提出了一种“分层多级流水线”架构的优化设计新方法,很好地解决了这一问题。详细分析了设计过程,阐述了进一步优化的途径,实验结果验证了设计的正确性。为众多致力于FPGA在电力电子领域应用的设计者提供一种思路。(本文来源于《电力电子技术》期刊2005年03期)

石峰,刘明业[9](1999)在《多级流水线结构高层次VHDL语言行为模型的研究》一文中研究指出建立数字系统的高层次VHDL语言行为模型,是应用VHDL语言及自动综合系统以自顶向下的方法进行大规模集成电路设计的基础.以RISCSPARCMB86901为例,讨论建立多级复杂流水线结构的VHDL语言高层次行为模型的方法,同时对相关问题进行分析.(本文来源于《计算机辅助设计与图形学学报》期刊1999年04期)

多级流水线论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

专用硬件电路常用来实现加速,以提升科学计算速度。在科学计算中,多个数据的累加是常见运算。在设计硬件累加器时,容易出现流水线阻塞问题。提出将数据依据流水线级次分成两类模块,不同类型的模块采用不同的累加方式。基于多级流水线加法器,在FPGA上实现了多个数据的累加。该设计消耗资源少,流水线利用率高,控制相对简单,尤其是在数据规模很大时,优势尤其明显。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

多级流水线论文参考文献

[1].刘玉洁,沈世全.多级流水线处理机的少课时实践内容设计[J].实验技术与管理.2016

[2].袁松,唐敬友,刘莉.一种基于多级流水线加法器的累加电路设计研究[J].四川理工学院学报(自然科学版).2012

[3].李翔,陈庆新,毛宁,刘建军.多级流水线车间缓存设置参数仿真优化[J].模具工业.2012

[4].王群.基于结构共享和多级流水线的AES加密算法的研究[J].科技视界.2012

[5].王群.基于结构共享和多级流水线的AES加密算法的研究[J].科技信息.2012

[6].谢孝青,高琳.基于结构共享和多级流水线的AES算法硬件实现[J].电子科技.2009

[7].张晓奇,张翌维,郑新建.一种基于流水线结构的多级数字混沌编码方案[J].计算机技术与发展.2007

[8].罗旭,康勇.变频器控制系统FPGA设计中分层多级流水线技术[J].电力电子技术.2005

[9].石峰,刘明业.多级流水线结构高层次VHDL语言行为模型的研究[J].计算机辅助设计与图形学学报.1999

标签:;  ;  ;  ;  

多级流水线论文-刘玉洁,沈世全
下载Doc文档

猜你喜欢