导读:本文包含了动态低功耗比较器论文开题报告文献综述及选题提纲参考文献,主要关键词:双尾电流,动态比较器,低功耗,低失调
动态低功耗比较器论文文献综述
周万兴,刘昱,王云峰[1](2019)在《一种低功耗的双尾电流动态比较器》一文中研究指出提出了一种新型技术来降低动态比较器的功耗。预放大器的输出直接与锁存节点连接。在没有明显增大锁存节点负载电容的基础上,在隐藏的静态电流通路上设计2个开关晶体管来避免静态功耗,实现了低功耗。基于TSMC 0.18μm CMOS工艺,对提出的比较器进行仿真,并与其他叁种比较器进行对比。仿真结果表明,在1.8V供电电压、频率为100 MHz、共模电压为0.9V的条件下,该比较器的功耗为26.13μW,相比传统双尾动态比较器,功耗降低了49%。延时为219ps,失调电压为6.3mV。该比较器适用于低功耗设计领域。(本文来源于《微电子学》期刊2019年01期)
李靖坤,杨骁,陈国晏,娄付军,邱伟彬[2](2018)在《高速低功耗CMOS动态锁存比较器的设计》一文中研究指出提出一种高速低功耗动态锁存比较器,电路包含预放大器、锁存比较器和SR锁存器3部分.采用一种新的锁存比较器复位电路,该电路仅由一个P沟道金属氧化物半导体(PMOS)管构成,实现电荷的再利用,减小了延迟,降低了功耗.SR锁存器输入端口的寄生电容为锁存比较器的负载电容,对SR锁存器的输入端口进行改进,避免由于锁存比较器的负载电容失配导致的输入失调电压偏移的问题.电路采用TSMC 0.18μm互补金属氧化物半导体(CMOS)工艺实现.结果表明:电源电压为1.8V,时钟频率为1GHz时,比较器精度达0.3mV;最大输入失调电压为8mV,功耗为0.2mW;该比较器具有电路简单易实现、功耗低的特点.(本文来源于《华侨大学学报(自然科学版)》期刊2018年04期)
张章,丁婧,金永亮,解光军[3](2017)在《一种低电压超低功耗动态锁存比较器》一文中研究指出提出了一种低电压超低功耗动态锁存比较器。采用了自适应双重衬底偏压技术,在适当时间将比较器进行顺向衬底偏压与零衬底偏压的切换,以取得功耗延时积(PDP)的优势最大化。为解决比较器不工作时静态功耗较大的问题,提出了一种关断结构。该比较器基于SMIC 180nm CMOS工艺,在400mV电源电压下进行了前仿真。前仿真结果表明,电路的平均功耗、响应时间、功耗延时积均显着下降。在时钟频率为14.7 MHz时,响应时间为34ns,功耗为123nW。(本文来源于《微电子学》期刊2017年06期)
程亮[4](2015)在《一种高精度低功耗动态比较器的设计方法》一文中研究指出采用预先放大信号及触发器对信号锁存处理的设计理念,提出了一种新型的高精度低功耗动态比较器的设计方法。与传统比较器相比,该比较器采用了一种动态结构作为输出缓冲级,使得整个电路都是在时钟控制下工作,有效降低电路功耗,以达到高精度低功耗的效果。在CSMC 0.35 m标准CMOS工艺模型下,使用HSPICE仿真器对电路进行仿真模拟。在VCC=5V,T=25℃,100 MHz的时钟频率下,比较器精度达0.2m V,功耗仅1.2m W。(本文来源于《信息通信》期刊2015年02期)
彭宣霖,李航标,陈剑洛,王新宇,付松林[5](2014)在《一种高速低功耗动态比较器设计》一文中研究指出提出了一种应用于最小能量追踪系统的改进型高速低功耗动态比较器。通过在锁存比较器中引入额外的正反馈,使得动态比较器具有响应速度更快、功耗更小的优点,同时电路规模与版图面积基本保持不变。基于65nm CMOS工艺的HSPICE仿真显示,所提出的动态比较器在输入电压差为1mV时,传输延迟仅为1.82ns,较未改进之前的3.57ns,传输延迟大幅度减小。(本文来源于《微电子学》期刊2014年05期)
吴笑峰,刘红侠,石立春,李迪,胡仕刚[6](2009)在《新型高速低功耗CMOS动态比较器的特性分析》一文中研究指出为了降低sigma-delta模数转换器功耗,针对应用于sigma-delta模数转换器环境的UMC 0.18μm工艺,提出1种由参考电压产生电路、预放大器、锁存器以及用作输出采样器的动态锁存器组成的新型高速低功耗的CMOS预放大锁存比较器。该比较器中输出采样器由传输门和2个反相器组成,可在较大程度上减少该比较器的功耗。电路采用标准UMC0.18μm工艺进行HSPICE模拟。研究结果表明:该比较器在1.8V电源电压下,分辨率为8位,在40MHz的工作频率下,功耗仅为24.4μW,约为同类比较器功耗的1/3。(本文来源于《中南大学学报(自然科学版)》期刊2009年05期)
王任,戴庆元,许洁皓[7](2009)在《低功耗高速流水线ADC中低回踢噪声动态比较器设计》一文中研究指出动态比较器是低功耗高速流水线ADC的重要模块,其回踢噪声会严重影响ADC的性能。为了满足低功耗高速流水线ADC的应用需求,设计了一种全差分结构的动态比较器,具有零静态功耗、速度快、阈值电压可调等特点。中和技术的应用可以显着降低回踢噪声。电路使用TSMC 0.18μmCMOS工艺,在1.8 V电源电压和100 MHz工作频率下,仿真显示回踢噪声被明显抑制,减小了75.5%。(本文来源于《电子器件》期刊2009年02期)
林武平,郭良权,于宗光,黄召军[8](2008)在《新型高速低功耗动态比较器》一文中研究指出基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的叁级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMOS工艺模型下,采用Hspice对电路进行模拟。结果表明在100 MHz的时钟下,精度可达0.2 mV,功耗仅为1.12 mW。(本文来源于《半导体技术》期刊2008年12期)
范兵,刘岩,华斯亮,王东辉,侯朝焕[9](2008)在《一种高速低功耗CMOS电荷分配型动态比较器》一文中研究指出基于预放大锁存快速比较理论,采用开关电容电路,设计了一种适用于高速低功耗模数转换器(ADCs)的电荷分配型全差分CMOS动态比较器。比较器由开关电容网络、预放大器、锁存器和输出缓冲器构成,在两个相互不交迭的时钟控制下工作。通过在预放大器和锁存器之间加入隔离电路,并采用中和技术(neutralization),以减轻回馈(kickback)对输入信号的影响。采用典型的0.18μm/1.8V CMOS工艺模型,用Cadence软件仿真,比较器在时钟频率为100MHz时,输入动态范围为1V,回馈噪声在信号输入端引入的动态失调为8.2mV,功耗约为102.6μW。(本文来源于《全国第二届信号处理与应用学术会议专刊》期刊2008-10-12)
高雪莲[10](2007)在《一种基于SAR ADC的低功耗动态比较器研究》一文中研究指出模数转换器(ADC)是现今的应用电子设备以及通信设备的核心模块,近年来由于电子市场对便携式电子通信设备的需求,低功耗,高精度的ADC也成为ADC技术的主要发展趋势。比较器是ADC结构的主要模块之一,尤其是高精度、低功耗的高性能比较器在应用市场上也有重要的作用。本文首先详细介绍了衡量ADC的各项性能指标,并结合近十年来IEEE期刊中发表的有关各类ADC结构和新型技术的文章,详细总结各类ADC结构特点,技术趋势和各类ADC结构性能的发展趋势,应用领域,总结ADC发展概况。其次,基于对功耗、精度、速度的综合考虑,设计了工作在5V单电源电压下,适用于12位逐次逼近型模数转换器(SAR ADC)结构的动态比较器结构,该结构包括前置预放大级、锁存级和输出级,采用开关电容技术对失调电压进行补偿。动态比较器的前置预放大级采用带有正反馈结构的全差分放大器,并包括一个以阈值电压为基准的自偏置电路,偏置电压采用MOS管型分压器,该结构提高了基准电压的精度也满足了对带宽的要求。采用正反馈锁存器可以大大降低功耗。动态低功耗比较器的设计采用CSMC的2P3M-0.5μm-MIX-CMOS工艺,在Cadence环境下对各个单元电路进行模拟仿真,当时钟频率为2MHz、电源电压为5V、共模输入1.9V时,分辨率为600μV、平均功耗为0.8mW。动态低功耗比较器的版图面积约为0.2mm~2,对版图进行后仿真表明,该比较器可以正常工作,已经送去流片。(本文来源于《北京交通大学》期刊2007-12-01)
动态低功耗比较器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
提出一种高速低功耗动态锁存比较器,电路包含预放大器、锁存比较器和SR锁存器3部分.采用一种新的锁存比较器复位电路,该电路仅由一个P沟道金属氧化物半导体(PMOS)管构成,实现电荷的再利用,减小了延迟,降低了功耗.SR锁存器输入端口的寄生电容为锁存比较器的负载电容,对SR锁存器的输入端口进行改进,避免由于锁存比较器的负载电容失配导致的输入失调电压偏移的问题.电路采用TSMC 0.18μm互补金属氧化物半导体(CMOS)工艺实现.结果表明:电源电压为1.8V,时钟频率为1GHz时,比较器精度达0.3mV;最大输入失调电压为8mV,功耗为0.2mW;该比较器具有电路简单易实现、功耗低的特点.
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
动态低功耗比较器论文参考文献
[1].周万兴,刘昱,王云峰.一种低功耗的双尾电流动态比较器[J].微电子学.2019
[2].李靖坤,杨骁,陈国晏,娄付军,邱伟彬.高速低功耗CMOS动态锁存比较器的设计[J].华侨大学学报(自然科学版).2018
[3].张章,丁婧,金永亮,解光军.一种低电压超低功耗动态锁存比较器[J].微电子学.2017
[4].程亮.一种高精度低功耗动态比较器的设计方法[J].信息通信.2015
[5].彭宣霖,李航标,陈剑洛,王新宇,付松林.一种高速低功耗动态比较器设计[J].微电子学.2014
[6].吴笑峰,刘红侠,石立春,李迪,胡仕刚.新型高速低功耗CMOS动态比较器的特性分析[J].中南大学学报(自然科学版).2009
[7].王任,戴庆元,许洁皓.低功耗高速流水线ADC中低回踢噪声动态比较器设计[J].电子器件.2009
[8].林武平,郭良权,于宗光,黄召军.新型高速低功耗动态比较器[J].半导体技术.2008
[9].范兵,刘岩,华斯亮,王东辉,侯朝焕.一种高速低功耗CMOS电荷分配型动态比较器[C].全国第二届信号处理与应用学术会议专刊.2008
[10].高雪莲.一种基于SARADC的低功耗动态比较器研究[D].北京交通大学.2007