导读:本文包含了状态机语言论文开题报告文献综述及选题提纲参考文献,主要关键词:电子密码锁,VHDL语言,有限状态机,QuartusⅡ
状态机语言论文文献综述
徐大诏[1](2013)在《基于VHDL语言有限状态机的电子密码锁设计》一文中研究指出以现场可编程逻辑器件(FPGA)为设计载体,以VHDL语言为主要表达方式,设计了一种基于有限状态机实现主控功能的电子密码锁。利用QuartusⅡ软件平台完成了电子密码锁的功能设计与仿真,并在UP-CUP FPGA2C35-Ⅱ型实验开发平台上通过验证。结果表明,利用该方法设计的电子密码锁具有安全性高、低成本、低功耗、操作简单等优点。(本文来源于《信息通信》期刊2013年10期)
李琳[2](2012)在《基于VHDL语言的状态机设计》一文中研究指出VHDL语言是一种硬件描述语言,用于描述硬件的行为和结构。与软件编程语言被翻译成机器指令不同,VHDL语言是被翻译成数字电路结构,最终在可编程器件或专用集成电路ASIC中以电路结构的形式实现程序所描述的功能。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。使用VHDL语言进行8路彩等电路设计,思路简单,功能明了,灵活性强。(本文来源于《计算机光盘软件与应用》期刊2012年13期)
李丽[3](2010)在《一种基于硬件描述语言的有限状态机描述》一文中研究指出结合一个室内光线调节系统的设计,探讨应用VHDL对有限状态机进行模型描述、扩展的可能性,并进行系统仿真.(本文来源于《辽宁师专学报(自然科学版)》期刊2010年03期)
徐大诏[4](2009)在《基于VHDL语言有限状态机的交通灯控制系统设计》一文中研究指出根据交叉路口交通灯控制的要求,以可编程逻辑器件(FPGA)为核心,应用VHDL语言和有限状态机的方法设计交通信号灯控制系统,在MAX+PLUSII环境下进行了仿真,结果显示该设计符合设计要求,并在实验箱上进行测试,证实该设计方法切实可行。(本文来源于《电脑知识与技术》期刊2009年27期)
刘德贵,李便莉[5](2005)在《可综合的基于Verilog语言的有限状态机的设计》一文中研究指出Verilog HDL是一种硬件描述语言,他不仅可以在门级和寄存器传输级描述硬件,也可以在算法级对硬件加以描述,因此将采用Verilog HDL语言描述的设计转变成逻辑门构成的电路绝非简单的处理过程。状态机是数字系统的控制单元,包括时序逻辑和组合逻辑,语言描述较为抽象,如果句柄编写不规范,综合工具就很难把抽象思维变为门级电路。由于Verilog HDL 语言本身的特点,许多面向仿真的语句虽然符合语法规则却不能综合,这在设计中必须避免。本文介绍了Verilog HDL语言的综合实质,研究了编写可综合的状态机的方法、步骤以及综合原则,具有一定的参考价值。(本文来源于《现代电子技术》期刊2005年10期)
朱维勇,傅桂生[6](2004)在《基于VHDL语言的有限状态机设计方法》一文中研究指出在数字逻辑电路设计中,有限状态机是数字逻辑电路的重要组成部分,在工业控制领域应用广泛,很多复杂的逻辑控制问题都可以用有限状态机来描述。文章介绍两类有限状态机的结构原理和设计特点,利用VHDL语言中的结构描述语句和从顶向下(top-down)的设计对有限状态机进行结构化和层次化描述,通过典型的实例说明利用EDA工具实现逻辑电路的设计方法有效性。(本文来源于《全国第16届计算机科学与技术应用(CACIS)学术会议论文集》期刊2004-08-01)
牛斌,马利,张玉奇[7](2003)在《一种应用VHDL语言设计有限状态机控制器的方法》一文中研究指出本文对利用 VHDL语言设置有限状态机控制器的过程进行系统的论述。通过对控制器控制对象的时序分析 ,抽象出控制器的行为描述 ,并划分控制器的状态。在此基础上 ,针对ADC0 80 9模数转换器的控制器进行设计 ,并通过了系统仿真和逻辑分析仪测试。从而给出了利用VHDL语言设计有限状态机控制器的一种方法(本文来源于《微处理机》期刊2003年02期)
王良红[8](2002)在《有限状态机的VHDL语言描述》一文中研究指出VHDL作为一种规范的硬件描述语言 ,被广泛应用于电路的设计中。本文简要介绍了用作控制的有限状态机 ,并给出了相应的VHDL程序(本文来源于《信息工程大学学报》期刊2002年01期)
状态机语言论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
VHDL语言是一种硬件描述语言,用于描述硬件的行为和结构。与软件编程语言被翻译成机器指令不同,VHDL语言是被翻译成数字电路结构,最终在可编程器件或专用集成电路ASIC中以电路结构的形式实现程序所描述的功能。在设计中,状态机是最典型、应用最广泛的电路模块,其在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。使用VHDL语言进行8路彩等电路设计,思路简单,功能明了,灵活性强。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
状态机语言论文参考文献
[1].徐大诏.基于VHDL语言有限状态机的电子密码锁设计[J].信息通信.2013
[2].李琳.基于VHDL语言的状态机设计[J].计算机光盘软件与应用.2012
[3].李丽.一种基于硬件描述语言的有限状态机描述[J].辽宁师专学报(自然科学版).2010
[4].徐大诏.基于VHDL语言有限状态机的交通灯控制系统设计[J].电脑知识与技术.2009
[5].刘德贵,李便莉.可综合的基于Verilog语言的有限状态机的设计[J].现代电子技术.2005
[6].朱维勇,傅桂生.基于VHDL语言的有限状态机设计方法[C].全国第16届计算机科学与技术应用(CACIS)学术会议论文集.2004
[7].牛斌,马利,张玉奇.一种应用VHDL语言设计有限状态机控制器的方法[J].微处理机.2003
[8].王良红.有限状态机的VHDL语言描述[J].信息工程大学学报.2002