累加器论文-杨檬玮,田帆,单长虹

累加器论文-杨檬玮,田帆,单长虹

导读:本文包含了累加器论文开题报告文献综述及选题提纲参考文献,主要关键词:全数字锁相环,可变相位累加器,电子设计自动化,计算机仿真

累加器论文文献综述

杨檬玮,田帆,单长虹[1](2019)在《一种基于可变相位累加器的全数字锁相环》一文中研究指出提出了一种具有可变相位累加器电路结构的新型全数字锁相环。采用EDA技术完成了对该系统的设计,利用ModelSim软件对所设计的电路进行了系统仿真实验,并进行了硬件实验验证。实验结果表明,含有可变相位累加器构成的全数字锁相环可拓展系统环路的锁相范围,提高锁相频率,降低系统总功耗,并且不会增加FPGA芯片内部的逻辑资源。由于该锁相环内部信号的传递是并行传输,故可大大提高系统的锁相速度。该锁相环能够作为功能模块嵌入进电子系统芯片中,可广泛应用于通信、电子测量和自动控制等领域。(本文来源于《电子技术应用》期刊2019年08期)

张琰,王瑾璠,齐竹云,杨镕玮,汪漪[2](2019)在《基于动态累加器的去中心化加密搜索方案》一文中研究指出近年来区块链技术取得广泛关注,涌现出众多基于区块链技术的新型应用,其中以StorJ、Filecoin为代表的去中心化存储应用取得了较好的市场反响。对比传统中心化存储,去中心化存储为用户提供了全新的数据存储思路,令用户在获得更好的服务伸缩性的同时,有效降低数据存储的成本。但在现有的去中心化存储方案中,用户的隐私不能得到有效保护。基于此,介绍了一种利用加密搜索技术对去中心化存储方案进行加强的方法。新方法将动态累加器算法引入加密搜索过程中,保障用户存储内容隐私并提供了更好的加密搜索性能。(本文来源于《网络与信息安全学报》期刊2019年02期)

黄福军,徐江涛,聂凯明[3](2016)在《适于高级数TDI CMOS图像传感器的模拟累加器的研究》一文中研究指出分析并解决了应用于TDI CMOS图像传感器的模拟累加器的寄生问题.设计中加入了去耦开关,通过引入交流地来消除积分器内的寄生.此外,采用正反馈电容,在积分阶段注入补偿电荷,来补偿无法消除的寄生所带来的影响.在设计中采用0.18μm工艺,供电电压为3.3 V.仿真结果表明,累加器所能提升的信噪比从17.835 d B增加到了21.068 d B,整体线性度达到了99.7%.(本文来源于《南开大学学报(自然科学版)》期刊2016年03期)

张琳,田现忠,赵兴文,颜广,葛兆斌[4](2016)在《一种并行结构有符号乘累加器的设计》一文中研究指出本文采用补码分布式算法,简化了有符号数、无符号数以及混合符号数的乘加减运算,通过改进累加器树结构、全加器逻辑电路,设计了一种新型乘累加器结构。通过Altera公司的EP1C3T144C8实现了该乘累加器6个9位有符号操作数的乘累加运算的功能和时序仿真,结果证明了该算法的有效性。该设计解决了常规DA分布式算法系数不能更新和占用大量RAM资源的缺点,可以应用到数字滤波器设计中,也可以作为快速的运算单元应用到DSP数字信号处理器中。(本文来源于《山东科学》期刊2016年02期)

李世平,陈铠[5](2016)在《基于FPGA的全流水浮点乘累加器的设计及实现》一文中研究指出为提升浮点乘累加的流水性能,本文提出了一种基于FPGA全流水浮点乘累加器的设计和实现方法。通过无阻赛流水累加和串形全加等技术,实现了任意长度单精度浮点复向量的乘累加计算,且相邻两个向量之间无流水间隙。该累加器在Xilinx的XC7VX690T FPGA上实现,乘法器和逻辑资源消耗不到1%,最高运行频率可达279MHz。(本文来源于《电子技术与软件工程》期刊2016年02期)

李建新[6](2015)在《CMOS-TDI图像传感器中模拟域累加器噪声特性研究与优化》一文中研究指出线阵图像传感器是利用一行有效像素来获得二维图像信息的特殊图像传感器,具有高分辨率的特点,因此线阵图像传感器特别适合应用于空间成像、医疗成像等高科技领域。时间延迟积分(TDI)图像传感器是线阵图像传感器中较为特殊的一类,在扫描速度较快与低光照条件下,具有高信噪比和高灵敏度的特点。低噪声累加器的设计是在CMOS工艺上实现时间延迟积分图像传感器的关键技术之一。本文立足于TDI CMOS图像传感器中的传统模拟累加器的结构原理,对模拟累加器的噪声进行了分析,研究了在一定芯片面积下的最优级数。本文首先对器件的噪声模型,噪声的表示方法,计算方法,以及仿真方法进行了系统的研究;分析了叁种简单的开关电容电路的噪声,采用Spectre中的PSS+PNoise噪声仿真对开关电容电路进行仿真,验证了噪声分析的正确性。接下来本文分析了各种曝光方式与模拟累加器的工作原理,详细介绍了消除运放失调和电荷注入的关键技术。最后本文通过分析模拟累加器的噪声特性,累加器面积、电容与累加级数的关系,获得了信噪比提升值与累加级数、输入信号噪声的关系,从而获得了最优级数随输入信号噪声的变化关系;在本文中,累加器面积为122500μm~2,当输入信号噪声大于2mV时,最优的级数为120级。同时本文提出了一种快速有效的瞬态噪声仿真模型,与瞬态噪声仿真相比较,仿真速度提高了200倍;通过瞬态噪声仿真验证了模型的正确性,又通过模型验证了最优级数分析的正确性。(本文来源于《天津大学》期刊2015-11-01)

蔡鹏飞,王崇科,李晓平[7](2016)在《基于通用单向累加器的车载自组织网络隐私保护撤销机制》一文中研究指出针对车载自组织网络(vehicular Ad hoc network,VANET)中撤销异常行为车辆可能导致敏感信息泄露的问题,提出了一种基于通用单向累加器的隐私保护撤销机制(privacy protection revocation mechanism based on one-way accumulator,OWA-PPRM)。首先,将所有撤销信息累加到一个值并将其传播给网络中的所有实体节点;然后,车辆与没有泄露个人信息的公共道路路边系统(road-side units,RSU)进行通信来更新证书;最后,利用移动存储库从RSU下载和更新单向累加器的副本以及目击证人的必要信息。仿真结果表明,OWA-PPRM显着降低了认证管理计算复杂度,大大提高了认证效率,同时保护了用户的隐私。(本文来源于《计算机应用研究》期刊2016年08期)

程振洪,黄光明[8](2015)在《DDS分相存储相位累加器的资源优化技术研究》一文中研究指出分相存储技术是近年来提出的一种利用物理存储资源换取系统工作速度提高的技术,采用该技术的DDS往往消耗大量的逻辑资源。针对DDS分相存储技术在实际应用中消耗过多资源的问题,从逻辑层面出发,分析了该结构实际应用的难点,提出了一种串联型多相相位累加器结构以弥补分相存储技术在实际应用方面的不足。以四相存储相位累加器的优化为例,通过对比优化前后逻辑资源的占用比例,证明在不影响性能的前提下该优化结构有助于降低19.6%组合逻辑资源开销。最后成功地将该优化结构应用于500MSPS波形合成,验证了它的实用价值。(本文来源于《电子测量技术》期刊2015年09期)

喻文倩[9](2015)在《基于触发器的串行累加器的设计》一文中研究指出在计算一组数据时,通常需要先将数据保存在存储器中,然后再输入另外一组数据进行累加,这时需要串行右(左)移寄存器,在储存数据的同时,对数据进行运算,其结果将保留在寄存器中,并且通过二极管的明亮来显示最后数据的结果,灯亮为1,灯灭为0。(本文来源于《科技风》期刊2015年13期)

金元亭[10](2015)在《基于累加器的可撤销匿名凭证系统的研究与实现》一文中研究指出随着网络应用的不断发展,电子支付、电子医疗、电子政务等在线服务被广泛使用。这些在线服务的共同点就是都需要服务提供者对用户进行身份认证。用户在进行身份认证的过程中需要提供自己的身份信息,这些信息中可能包含用户的隐私。为了防止恶意服务提供者收集用户的隐私或者通过用户的历史记录对用户进行侧写,需要有一种机制在认证时保护用户的隐私。在身份认证的技术中,匿名认证可以保证用户的隐私不泄露给服务提供商,也就是说,用户只需提供相应的凭证证明自己有权获取服务即可,不需将其它的信息泄露出去。匿名凭证系统是基于匿名认证技术的凭证系统。在这个系统中,用户出示凭证需要根据服务提供者给出的安全策略选择相应的属性证明它。在传统的匿名凭证系统中,当属性个数过多时,证明属性的时间会过长,因此,提高凭证出示效率是匿名凭证系统研究的热点之一。除此之外,为了保证无效的凭证的二次使用,匿名凭证系统应该提供凭证撤销功能,但是传统的匿名凭证系统的撤销功能都是白名单式的,也就是说在撤销凭证时要公开凭证的标识符,这会泄露用户的因此,所以实现匿名撤销也是目前匿名凭证系统需要解决的问题之一。为了设计一个安全、高效的匿名凭证系统,本文以椭圆曲线密码学为基础,利用CKS密码学累加器在BLS+签名方案和BGLS+签名方案基础上增加了签名的可撤销性,使得用户的凭证在撤销时可以保证匿名性。然后,在这两个签名方案的基础上设计了匿名凭证系统的凭证颁发协议、属性AND关系证明协议和凭证撤销协议。其中属性AND关系证明协议利用BGLS+签名方案对多个签名进行了聚合,使得多个属性可以一次性验证,降低了属性证明的时间复杂度。最后,采用Java语言实现了以上协议,并且将属性AND关系证明协议与其他两种典型系统的协议进行了比较分析,证明了本系统解决了线性时间复杂度问题,将指数运算次数和配对运算次数降低为常数级。此外,还对这叁个系统的公共参数和签名长度进行比较,证明本文提出的系统在空间复杂度上优于其它两种系统。(本文来源于《东北大学》期刊2015-06-01)

累加器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

近年来区块链技术取得广泛关注,涌现出众多基于区块链技术的新型应用,其中以StorJ、Filecoin为代表的去中心化存储应用取得了较好的市场反响。对比传统中心化存储,去中心化存储为用户提供了全新的数据存储思路,令用户在获得更好的服务伸缩性的同时,有效降低数据存储的成本。但在现有的去中心化存储方案中,用户的隐私不能得到有效保护。基于此,介绍了一种利用加密搜索技术对去中心化存储方案进行加强的方法。新方法将动态累加器算法引入加密搜索过程中,保障用户存储内容隐私并提供了更好的加密搜索性能。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

累加器论文参考文献

[1].杨檬玮,田帆,单长虹.一种基于可变相位累加器的全数字锁相环[J].电子技术应用.2019

[2].张琰,王瑾璠,齐竹云,杨镕玮,汪漪.基于动态累加器的去中心化加密搜索方案[J].网络与信息安全学报.2019

[3].黄福军,徐江涛,聂凯明.适于高级数TDICMOS图像传感器的模拟累加器的研究[J].南开大学学报(自然科学版).2016

[4].张琳,田现忠,赵兴文,颜广,葛兆斌.一种并行结构有符号乘累加器的设计[J].山东科学.2016

[5].李世平,陈铠.基于FPGA的全流水浮点乘累加器的设计及实现[J].电子技术与软件工程.2016

[6].李建新.CMOS-TDI图像传感器中模拟域累加器噪声特性研究与优化[D].天津大学.2015

[7].蔡鹏飞,王崇科,李晓平.基于通用单向累加器的车载自组织网络隐私保护撤销机制[J].计算机应用研究.2016

[8].程振洪,黄光明.DDS分相存储相位累加器的资源优化技术研究[J].电子测量技术.2015

[9].喻文倩.基于触发器的串行累加器的设计[J].科技风.2015

[10].金元亭.基于累加器的可撤销匿名凭证系统的研究与实现[D].东北大学.2015

标签:;  ;  ;  ;  

累加器论文-杨檬玮,田帆,单长虹
下载Doc文档

猜你喜欢