导读:本文包含了原型验证平台论文开题报告文献综述及选题提纲参考文献,主要关键词:涡扇发动机,气路健康诊断,滑模观测器,趋近律
原型验证平台论文文献综述
刘宸闻[1](2019)在《航空发动机气路健康诊断的快速原型验证平台研究》一文中研究指出航空发动机气路健康诊断技术是实现发动机稳定运行、降低发动机维护费用、提高飞机飞行安全的重要途径。发动机健康管理系统开发周期长且费用高,快速原型设计方法提供了系统验证的新方法,可以提高系统开发效率。本文研究了基于趋近律滑模观测器的发动机气路健康参数估计方法,设计了快速原型验证平台用于验证发动机气路健康管理系统。针对涡扇发动机建模不确定性和系统干扰,设计趋近律滑模观测器进行发动机气路健康状态估计。引入矩阵变换增加一维模拟输出量,使发动机系统方程输出信号数量超过待估计健康参数数量,满足滑模观测器进行鲁棒状态估计的要求。将发动机气路健康参数以未知输入的形式引入系统方程,结合趋近律抑制经典滑模观测器到达滑模面后产生的抖振。利用等效输出注入误差信号,重构健康参数,设计缩放矩阵减少建模不确定性和系统干扰对重构的影响。介绍了使用线性矩阵不等式设计趋近律滑模观测器的方法,利用李雅普诺夫稳定性理论证明了趋近率滑模观测器的可达性和稳定性,并针对六种气路故障模式进行了数字仿真验证。分析阐述了本文发动机气路健康诊断的快速原型验证平台的功能和性能需求,设计了平台的开发流程和硬件组建方案,以NI公司标准模块化硬件为基础,利用NI-PXIe开发了发动机模模拟器,利用两台NI-cRIO分别开发了信号模拟单元和故障诊断单元。在虚拟仪器开发软件LabVIEW环境下,利用CLN节点调用DLL库函数、封装子VI和MathScript节点等模块化编程方法设计了快速原型验证平台各部件的程序,实现实时监测发动机运行参数、模拟真实发动机传感器测量信号以及估计气路部件健康参数等功能。利用LabVIEW自带的通信方式连接各部件,在LabVIEW中创建平台项目,组成完整的快速原型验证平台。基于该平台对趋近律滑模观测器的发动机气路部件健康诊断算法进行了仿真验证,研究了利用LabVIEW软件将图形化代码转化成通用C代码的方法,使基于快速原型验证平台设计的算法可以移植到嵌入式硬件设备。(本文来源于《南京航空航天大学》期刊2019-03-01)
李金龙[2](2017)在《PCIE交换芯片FPGA原型验证平台设计》一文中研究指出随着集成电路的不断发展,芯片验证的难度不断增加。目前芯片验证阶段所耗费的时间占整个芯片设计周期的60%以上,所以如何提高验证的效率和全面性是当前芯片设计所面临的一个重大问题。传统的EDA仿真是目前常用的验证方法,但是却具有验证速度慢、验证不全面的缺点。FPGA原型验证不仅具有验证速度快、验证更全面的优点,而且可以模拟芯片实际的工作环境,得到的仿真结果更精确。对于PCIE交换芯片来说,大数据量的验证非常重要。但是传统的EDA仿真并不擅长大数据量的验证,所以单独的EDA仿真并不能满足PCIE交换芯片的验证需求。而FPGA原型验证却非常擅长大数据量的验证,所以在PCIE交换芯片的设计流程中,FPGA原型验证具有非常重要的作用。本文首先研究了PCIE交换芯片的基本结构和相关协议的基本内容,包括PCI Express协议、JTAG协议以及AMBA AHB协议等。然后在介绍FPGA基本结构的基础上,综合考虑FPGA性能、成本以及项目需求,最终FPGA原型验证平台选择使用的FPGA型号是XC7VX485T。接着论文介绍了FPGA原型验证平台的总体结构,该FPGA原型验证平台主要由计算机主机、PCIE TU板、XJLINK JTAG控制器以及DUT板组成。然后论文详细介绍了PCIE TU板的主要结构和功能及其各组成部分的主要结构和功能。PCIE TU板主要由HCRU模块、AHB总线、RC模块、EP模块、PIPE-MUX模块以及GTX模块组成。PCIE TU板可以将测试向量转化成PCIE协议形式,完成对PCIE交换芯片交换功能的验证。在PCIE交换芯片的FPGA原型验证平台的逻辑设计完成之后,利用EDA工具,搭建了虚拟仿真验证平台,并对PCIE交换芯片的DUT进行了虚拟仿真验证。在FPGA的硬件平台完成之后,使用PCI Express协议分析仪对PCIE交换芯片的DUT进行了协议一致性验证。最终的虚拟仿真验证结果和PCI Express协议分析仪分析结果完全符合PCI Express协议和PCIE交换芯片手册的规定。这说明所设计的FPGA原型验证平台的逻辑设计是正确的。该FPGA原型验证平台可以完成PCIE交换芯片的原型验证任务。(本文来源于《西安电子科技大学》期刊2017-06-01)
孙丰军,李文强,陈思若[3](2016)在《高度整合硬件加速器的原型验证平台Protium》一文中研究指出Protium是Cadence最新型的FPGA快速原版验证平台,和Cadence的硬件加速器Palladium系列高度整合,可完全重用Palladium的编译流程,运行速度提升最高可到10倍,当出现可疑RTL bug的时候可无缝移植到Palladium进行调试,是软件调试的理想平台。以展讯北京的AP+GPU项目验证为例,展示了Protium在软件调试和系统验证流程中的价值和收获。(本文来源于《电子技术应用》期刊2016年08期)
王丹,代雪峰[4](2015)在《基于FPGA的ARM SoC原型验证平台设计》一文中研究指出随着应用需求的不断提升,SoC设计规模急剧增大,功能日益复杂,性能要求也越来越高,如何缩短验证时间,提高验证效率和质量以缩短芯片的生产时间成为当今SoC设计领域中最为关注的课题之一。FPGA原型验证是SoC设计的有效途径。在流片前建立一个基于FPGA的高性价比原型验证系统成为SoC验证的重要方法,可以及时发现芯片设计中的缺陷和错误,同时进行软件程序设计,进而缩短SoC芯片的开发周期。描述了以ARM为核心处理器的SoC设计的FPGA原型验证平台实现过程,介绍了怎样利用该平台进行软硬件协同验证,并在此基础上移植了uC/OSII嵌入式操作系统,对该SoC设计进行系统级验证。(本文来源于《微处理机》期刊2015年06期)
王玉姣[5](2015)在《FPGA原型验证平台存储系统的设计与实现》一文中研究指出近半个世纪以来,社会需求一直在推动着集成电路产业不断的飞速发展。随着单个芯片上所集成的晶体管数目越来越多,集成电路的设计复杂度也越来越高。作为芯片设计流程中的关键环节,功能验证的难度也随之不断提高。如何保证验证的正确性和高效性成为芯片设计流程中十分重要,但又充满挑战的课题。本文研究以主流的FPGA原型验证平台为对象,主要关注其存储系统的设计与实现。文章设计和实现了FPGA原型验证平台内部存储系统DDR3控制器及外部存储系统SD卡控制器,并结合工程应用设计了针对验证平台存储系统的测试方案。本文的主要工作以及研究成果具体可分为以下叁个方面:1、FPGA原型验证平台内部存储系统的设计与实现。作为兼具高容量、高速度等优势的存储设备,DDR3在FPGA原型验证平台中的作用至关重要,操作系统和大规模测试程序都需要依赖DDR3存储器运行。本文首先介绍了DDR3的结构、特征以及工作过程等,然后实现了带有AXI4总线接口的DDR3控制器。通过对DDR3控制器进行功能仿真和实际测试,文章证明了该控制器设计的正确性和高效性。2、FPGA原型验证平台外部存储系统的设计与实现。SD卡以其极大的灵活性、很好的安全性、高存储容量及高数据传输率等优点在嵌入式系统中得到了广泛的应用。FPGA原型验证平台也迫切需要高容量、高速度的外部存储设备来存储操作系统和测试程序。本文首先分析了SD卡的通信协议与APB总线协议,然后设计并实现了基于APB总线的SD卡控制器,通过在FPGA验证板中进行实际测试,文章证明了该控制器设计的正确性和高效性。3、FPGA原型验证平台存储系统测试。在FPGA原型验证平台中,其存储系统为进行大规模、高速度的测试提供了基础。为了对平台中的存储系统进行全面的功能和性能测试,文章提出了针对FPGA原型验证平台存储系统的测试方案。然后,本文分析并选取了具有代表性的测试集。最后,文章详细分析了FPGA原型验证平台中存储系统的测试结果。这些结果直观的表明了文章所构建的FPGA原型验证平台中的存储系统能够高效、正确的工作。综上所述,本文主要针对DDR3控制器、SD卡控制器进行了研究,并对搭建完毕的FPGA原型验证平台存储系统进行了测试。本文的研究工作为FPGA原型验证平台的设计及应用提供了参考,具有很好的应用价值。(本文来源于《国防科学技术大学》期刊2015-10-01)
徐潮[6](2015)在《多FPGA原型验证平台关键模块的设计与实现》一文中研究指出作为计算机系统里最关键的部件,微处理器的设计和制造一直是计算机领域研究的重点和热点。在微处理器40多年的发展历史上,超标量是一座重要的里程碑,它使得处理器内核实现了指令级并行,大大提高了相同的主频下CPU指令的处理速度。处理器的性能也有了革命性的提升。目前为止,超标量处理器仍然是最重要的处理器之一。从1971年第一块微处理器芯片4004诞生以来,微处理器一直按照着名的摩尔定律发展着。主频从最初的小于1MHz提高到现在的大于1GHz,处理器中晶体管的集成数量也有了大规模的增加,目前已经到了几十亿只。处理器的设计也越来越复杂,对处理器设计进行验证和调试的难度也越来越大。当前,越来越多的设计者选择搭建单个或多个FPGA的原型验证平台进行微处理器设计的验证工作。据Mentor公司的调查研究,在工业界中,选择FPGA搭建原型验证系统的企业已经由2007年的41%提高到了2010年的55%。相对于软件仿真,FPGA的原型验证具有更高的覆盖率而且设计者还可以进行真实的操作。本文面向超标量处理器,研究了多FPGA原型验证系统的一些关键模块的设计和实现,实现了系统中FPGA与外部存储设备的连接,并在此基础上构建了一个搭载4颗FPGA的原型验证系统,然后用实际的X处理器设计对该4颗FPGA原型验证平台的功能和性能进行了评估。总结全文,本文主要对多FPGA原型验证平台的某些关键模块做了一些设计与实现工作,主要是以下五个方面:1、总结文献资料,从FPGA的概念开始,到FPGA的开发流程、FPGA原型系统验证、再到FPGA的未来的研究与发展方向,最后对多FPGA系统的概念以及多FPGA系统的开发流程进行了系统的描述。2、多FPGA系统的时钟同步方案的研究与实现。描述了FPGA的内部时钟结构,并且在4颗FPGA原型验证系统的基础上,实现了一种基于MMCM(混合模式时钟管理器)的时钟同步配置方案。3、分析研究并实现了多FPGA系统FPGA之间的互连模块。基于Xilinx Virtex-7XC7V2000TFLG1925的FPGA芯片,在2颗以及4颗FPGA互连平台上实现了多FPGA时分复用互连模块,利用约100个数据传输通道满足了多达数十倍信号数量的通信需求。4、完成了多FPGA原型验证系统与外部存储设备连接控制器的设计实现。基于Xilinx Virtex-7 XC7V2000TFLG1925的FPGA芯片,对FPGA与外部存储设备Flash的连接进行了研究,并且利用串口(UART)传输实现了对SPI Flash的读写。5、对本文中实际搭建的4颗FPGA原型验证系统的软硬件进行了介绍,并在该平台上对设计实现的各个模块进行了功能和性能测试。(本文来源于《国防科学技术大学》期刊2015-04-01)
戴丽华,王奔[7](2014)在《基于FPGA平台的IC原型验证技术研究》一文中研究指出随着IC设计规模越来越大,以及FPGA技术的快速发展,在传统的基于虚拟原型仿真验证的基础上,涌现许多新的芯片验证手段。本文主要研究基于FPGA平台的IC原型验证技术,由于其良好的物理特性,填补了软件仿真环境与实际物理芯片在速度上的巨大差距,从而可以缩短芯片的开发周期、降低成本、提高芯片流片的成功率。(本文来源于《轻工科技》期刊2014年11期)
葛滨,景为平,鲁华祥,方睿[8](2014)在《CPU卡虚拟原型验证平台设计》一文中研究指出针对CPU卡设计规模小以及设计时间和成本有限等特点,选择合适的片上总线互联结构,设计一套虚拟原型验证平台。介绍虚拟原型验证平台的原理,着重分析采用AHB-lite片上总线结构能够极大地减小CPU卡设计的复杂度。运用搭建的CPU卡虚拟原型验证平台,对CPU卡的架构和自主设计的IP模块进行测试,并在实际的物理原型验证平台上对整个架构进行测试。测试结果表明设计的虚拟原型验证平台可以切实地减少设计的时间和成本。(本文来源于《计算机应用与软件》期刊2014年05期)
李焕春,张华庆[9](2014)在《无源高频RFID芯片的FPGA原型验证平台设计》一文中研究指出利用Xilinx的FPGA设计了一个FPGA原型验证平台,用于无源高频电子标签芯片的功能验证。主要描述了验证平台的硬件设计,解决了由分立元件实现模拟射频前端电路时存在的问题,提出了FPGA器件选型原则和天线设计的理论模型。同时,给出了验证平台的测试结果,通过实际的测试证明了验证平台设计的正确性和可靠性。该验证平台有力地支撑了RFID芯片的功能验证,大大提高了标签芯片的投片成功率。(本文来源于《微型机与应用》期刊2014年08期)
余何庆[10](2014)在《基于FPGA的SoC原型验证平台设计与实现》一文中研究指出随着半导体技术的不断进步,以及市场对小体积、多功能、低功耗和低成本电子产品的需求,传统的专用集成电路的设计在一定程度上不再满足需求,于是出现了片上系统设计,即SoC设计。目前,SoC设计的规模和复杂性越来越大,导致其设计的验证工作更加困难。由于FPGA具有可编程性、逻辑容量大、资源丰富、修改设计简单和开发周期短等优点,能够模拟SoC芯片比较真实的工作环境,因此被广泛用于SoC验证,使工程师快速地找出设计中存在的错误和缺陷。本文首先研究了目前常见的SoC验证技术,提出采用FPGA进行SoC验证的方案。在介绍了FPGA的内部结构和资源的基础上,针对验证平台的通用性和大规模逻辑容量的需求,选择了Xilinx公司的XC7V2000T和XC6SLX150T两款FPGA作为验证平台的核心芯片。并在后续章节中详细介绍了平台的硬件设计,包括电源设计、配置设计、存储功能设计、通信功能设计以及其他模块设计等。最后,本文就平台的实现,包括原理图设计、PCB设计的一些步骤和要点给予了说明,并对部分功能模块进行了调试分析。(本文来源于《西安电子科技大学》期刊2014-01-01)
原型验证平台论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
随着集成电路的不断发展,芯片验证的难度不断增加。目前芯片验证阶段所耗费的时间占整个芯片设计周期的60%以上,所以如何提高验证的效率和全面性是当前芯片设计所面临的一个重大问题。传统的EDA仿真是目前常用的验证方法,但是却具有验证速度慢、验证不全面的缺点。FPGA原型验证不仅具有验证速度快、验证更全面的优点,而且可以模拟芯片实际的工作环境,得到的仿真结果更精确。对于PCIE交换芯片来说,大数据量的验证非常重要。但是传统的EDA仿真并不擅长大数据量的验证,所以单独的EDA仿真并不能满足PCIE交换芯片的验证需求。而FPGA原型验证却非常擅长大数据量的验证,所以在PCIE交换芯片的设计流程中,FPGA原型验证具有非常重要的作用。本文首先研究了PCIE交换芯片的基本结构和相关协议的基本内容,包括PCI Express协议、JTAG协议以及AMBA AHB协议等。然后在介绍FPGA基本结构的基础上,综合考虑FPGA性能、成本以及项目需求,最终FPGA原型验证平台选择使用的FPGA型号是XC7VX485T。接着论文介绍了FPGA原型验证平台的总体结构,该FPGA原型验证平台主要由计算机主机、PCIE TU板、XJLINK JTAG控制器以及DUT板组成。然后论文详细介绍了PCIE TU板的主要结构和功能及其各组成部分的主要结构和功能。PCIE TU板主要由HCRU模块、AHB总线、RC模块、EP模块、PIPE-MUX模块以及GTX模块组成。PCIE TU板可以将测试向量转化成PCIE协议形式,完成对PCIE交换芯片交换功能的验证。在PCIE交换芯片的FPGA原型验证平台的逻辑设计完成之后,利用EDA工具,搭建了虚拟仿真验证平台,并对PCIE交换芯片的DUT进行了虚拟仿真验证。在FPGA的硬件平台完成之后,使用PCI Express协议分析仪对PCIE交换芯片的DUT进行了协议一致性验证。最终的虚拟仿真验证结果和PCI Express协议分析仪分析结果完全符合PCI Express协议和PCIE交换芯片手册的规定。这说明所设计的FPGA原型验证平台的逻辑设计是正确的。该FPGA原型验证平台可以完成PCIE交换芯片的原型验证任务。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
原型验证平台论文参考文献
[1].刘宸闻.航空发动机气路健康诊断的快速原型验证平台研究[D].南京航空航天大学.2019
[2].李金龙.PCIE交换芯片FPGA原型验证平台设计[D].西安电子科技大学.2017
[3].孙丰军,李文强,陈思若.高度整合硬件加速器的原型验证平台Protium[J].电子技术应用.2016
[4].王丹,代雪峰.基于FPGA的ARMSoC原型验证平台设计[J].微处理机.2015
[5].王玉姣.FPGA原型验证平台存储系统的设计与实现[D].国防科学技术大学.2015
[6].徐潮.多FPGA原型验证平台关键模块的设计与实现[D].国防科学技术大学.2015
[7].戴丽华,王奔.基于FPGA平台的IC原型验证技术研究[J].轻工科技.2014
[8].葛滨,景为平,鲁华祥,方睿.CPU卡虚拟原型验证平台设计[J].计算机应用与软件.2014
[9].李焕春,张华庆.无源高频RFID芯片的FPGA原型验证平台设计[J].微型机与应用.2014
[10].余何庆.基于FPGA的SoC原型验证平台设计与实现[D].西安电子科技大学.2014