长互连线论文-李仁发,徐实,赵振宇,王耀,刘畅

长互连线论文-李仁发,徐实,赵振宇,王耀,刘畅

导读:本文包含了长互连线论文开题报告文献综述及选题提纲参考文献,主要关键词:物理设计,预布局,长线优化,EDA

长互连线论文文献综述

李仁发,徐实,赵振宇,王耀,刘畅[1](2015)在《基于深亚微米工艺长互连线延迟优化的设计方法研究》一文中研究指出随着SoC方法学的使用,集成电路越来越复杂,设计规模越来越大,连线延时已经成为影响时序收敛的关健因素之一.本文提出了一种基于物理设计的长线互连优化方法,即优化关键单元的布局,并选取、增、减repeater来优化时序.本方法根据单元间的位置测定单元间距,指导设计中需要插入的repeater位置及数量.长互连延迟的优化效果与所使用的单元、插入单元的间距、选用的线宽等影响因素有密切关系.28nm工艺下,在间距200μm~250μm时插入8倍驱动(×8)规格的反相器(缓冲器)时效果最好.其次,将互连线上的缓冲器换成反相器,互连延迟能降低10%.第叁,使用更宽的走线能使长互连线延时再降低20~30ps.(本文来源于《湖南大学学报(自然科学版)》期刊2015年04期)

李天阳,黄义定,石乔林,薛忠杰[2](2006)在《大容量SRAM中长互连线RC延迟的高速译码电路的研究》一文中研究指出文章分析了CMOS逻辑门驱动长互连导线时产生的延迟情况,并给出了驱动的延迟模型。在此基础上提出一种新的考虑RC延迟时高速CMOS逻辑链的设计方法。并使用上述方法设计出一款4Mb SRAM的高速译码电路。仿真表明在大扇出、大负载、长互连线的情形下,电路延迟时间仅有1.85ns。比传统的使用等效电容的优化方法快出0.12ns,电路面积节约30%,并且功耗明显的降低。(本文来源于《微电子学与计算机》期刊2006年02期)

长互连线论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

文章分析了CMOS逻辑门驱动长互连导线时产生的延迟情况,并给出了驱动的延迟模型。在此基础上提出一种新的考虑RC延迟时高速CMOS逻辑链的设计方法。并使用上述方法设计出一款4Mb SRAM的高速译码电路。仿真表明在大扇出、大负载、长互连线的情形下,电路延迟时间仅有1.85ns。比传统的使用等效电容的优化方法快出0.12ns,电路面积节约30%,并且功耗明显的降低。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

长互连线论文参考文献

[1].李仁发,徐实,赵振宇,王耀,刘畅.基于深亚微米工艺长互连线延迟优化的设计方法研究[J].湖南大学学报(自然科学版).2015

[2].李天阳,黄义定,石乔林,薛忠杰.大容量SRAM中长互连线RC延迟的高速译码电路的研究[J].微电子学与计算机.2006

标签:;  ;  ;  ;  

长互连线论文-李仁发,徐实,赵振宇,王耀,刘畅
下载Doc文档

猜你喜欢