前置分频器论文-朱艳霞,梁蓓,杨发顺

前置分频器论文-朱艳霞,梁蓓,杨发顺

导读:本文包含了前置分频器论文开题报告文献综述及选题提纲参考文献,主要关键词:MCML,或门,锁存器,主从D触发器

前置分频器论文文献综述

朱艳霞,梁蓓,杨发顺[1](2018)在《基于MOS电流模逻辑的4/5双模前置分频器设计》一文中研究指出为满足高频通信的要求,文中设计了基于MOS电流模逻辑的4/5双模前置分频器。在分析MCML电路的工作原理的基础上,用已优化参数的MCML电路设计了逻辑或门与锁存器,并基于该或门与锁存器设计了4/5双模前置分频器。利用Cadence工具进行仿真,仿真结果表明,在采用SMIC 0.13μm CMOS工艺,电源电压为1.2 V,尾电流I_(ss)为50μA的条件下,该分频器最高工作频率可达到5 GHz。与同等条件下其他结构的电路相比,基于MOS电流模逻辑的4/5双模前置分频器的设计大大降低了功耗并提高了处理速度。(本文来源于《电子科技》期刊2018年05期)

陶小妍,张海鹏,阴亚东,王德君[2](2014)在《基于TSPC的4/5双模前置分频器设计》一文中研究指出针对无线传感网络对射频电路高速、低功耗方面日益增长的性能要求,设计了一款用于高频锁相环中的高速、低功耗4/5双模前置分频器。在分析真单相时钟(TSPC)电路工作原理的基础上,指出了该电路结构存在的两个主要缺点,并结合器件工艺和物理给出了相应的版图优化解决方法。然后,采用SMIC 0.18μm标准CMOS工艺,设计了一款基于这种改进后的真单相时钟电路的集成4/5双模前置分频器。在版图优化设计后利用Cadence Spectre进行了后仿真验证,结果表明,在直流电源电压1.8 V时,该4/5双模前置分频器的最高工作频率可达到3.4 GHz,总功耗仅有0.80 mW。该4/5双模前置分频器的最低输入幅值为0.2 V时,工作频率范围为20 MHz~2.5 GHz,能够满足面向无线传感网络应用的锁相环(PLL)的高速、低功耗性能要求。(本文来源于《半导体技术》期刊2014年01期)

康健[3](2012)在《应用于LNB系统的9-11G双模前置分频器的研究与设计》一文中研究指出锁相环是无线通讯系统中当中的重要环节。在锁相环路中,只有压控振荡器(VCO)和前置预分频器(Prescaler)工作于最高频率,因此成为锁相环设计当中的关键环节。前置预分频器(Prescaler)以VCO产生的振荡信号作为输入,通过分频电路将输入信号的振荡频率降低并输出一个预期的1/n分频的振荡波形,输出给鉴频鉴相器。鉴频鉴相器通过比较输入的crystal的信号与prescaler的信号,产生一个控制电压来调整VCO的振荡频率,从而实现频率的锁定。随着无线通讯不断提高的频率指标和低功耗的性能要求,对工作在十倍GHz频率段的双模前置分频器的性能和指标也有了更高的要求,对prescaler的设计都带来了很大的挑战。由此可以看出,prescaler能否正常分频工作直接影响到整个锁相环的输出频率是否正确。随着工作频率的增加,如何保证双模前置分频器在较低的功耗下依然能够达到较高的工作速度成为了PLL环路设计中的关键的问题。目前对于双模前置分频器的高速优化可以通过采用更加高速的工艺来实现,与此同时,也可以通过在电路结构上采用鲁棒性更强的高速电路来实现。目前,针对CMOS工艺具有功耗较低,成本较低等优势,本课题结合当前65nm的CMOS工艺,通过对电路的设计和优化实现工作在10G赫兹频段的高速低功耗的双模前置分频器。(本文来源于《上海交通大学》期刊2012-12-01)

潘灏,洪琪,陈军宁,王阳[4](2011)在《TD-SCDMA射频前置分频器设计》一文中研究指出随着3G的到来,通信系统及通信行业产生了很大的变化,TD-SCDMA作为3G标准之一已开始应用,这使中国在3G发展中有了更多的话语权,一方面可以大幅降低设备的价格,另一方面具有国家安全战略意义。为发展TD-SCDMA,需要发展全线的TD产业链,其中射频芯片是一个重要的瓶颈。在TD-SCDMA系统收发信机设计中,将采用零中频结构,这就要求本振信号的频率与系统射频频率相同。所以片上锁相环的设计非常关键。本文研究的就是在锁相环反馈电路上的动态分频器,部分器件工作在GHz以上,整个分频器可以实现射频条件下小数分频。(本文来源于《电子技术》期刊2011年05期)

葛洪利,徐太龙,孟坚,吴秀龙[5](2010)在《1.2V 6GHz 1.19mW 32/33前置分频器的设计》一文中研究指出基于4/5双模SCL分频结构设计了一个高速、低压、低功耗的32/33双模前置分频器。该设计基于TSMC90nm1P9M CMOS工艺,利用Mentor Graphics Eldo工具仿真,结果表明该分频器最高工作频率达6GHz,在电源电压1.2V,输入6GHz情况下,功耗仅1.19mW。(本文来源于《电子技术》期刊2010年03期)

王菲菲,吴秀龙,徐太龙,王振兴[6](2010)在《一种超低功耗5.8GHz双模前置分频器设计》一文中研究指出基于目前流行的TSPC高速电路,利用TSMC90nm 1P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.11a通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显示,工作在5.8GHz时功耗仅0.8mW,电路最高的工作频率可达到6.25GHz。(本文来源于《电子技术》期刊2010年01期)

陆磊,樊祥宁[7](2009)在《WSN射频芯片中6GHz RF CMOS低功耗双模前置分频器的设计》一文中研究指出介绍了一种可以应用在无线传感网射频芯片中的超高速、低功耗32/33双模前置分频器的内部结构、电路设计原理以及版图设计。该前置分频器采用0.18μm RF CMOS工艺制作,工作频率范围为1~6 GHz,工作温度范围为-20~+80℃,在1.8 V电压下正常工作频率为4.8 GHz,最高工作频率达到6 GHz,电源电流为2.5 mA,满足系统指标要求。(本文来源于《电子器件》期刊2009年02期)

盛旺[8](2008)在《高性能32/33分频双模前置分频器设计》一文中研究指出频率合成器是位于无线通信系统前端的重要部分。它的功能是将频率较低的参考信号转换成射频范围的标准本振信号。前置分频器位于射频锁相环的反馈部分。前置分频器的输入信号为锁相环的射频输出信号,输出信号为频率较低的锁相环反馈输入信号。由于工作频率范围在射频,前置分频器也是锁相环中功耗最大的部分之一。低功耗的前置分频器设计可以很大程度上降低整个锁相环的功率损耗。本文在总结了当前国内外低功耗射频CMOS双模前置分频器的发展现状和技术水平基础上,深入探讨了一种低功耗、射频CMOS双模前置分频器的设计。在射频CMOS集成电路设计中,本文的讨论焦点是高速和低功耗。本文介绍了锁相环频率合成器的基本结构、分析了其工作过程和特性,讨论了前置分频器模拟型以及相位转换型结构的各自特点和优劣,采用具有差分对和尾电流特点的SCL结构设计了前置分频器所需的源耦合逻辑主从D触发器,因其具有自锁存功能,且比传统的D触发器所需的管子更少,这样在实现高速的同时,也减少了芯片面积和功耗,还降低了系统的噪声;分析了差分电路的差模传输特性,在分析传统型SCL-D-Latch锁存器的基础上对其进行了改进设计,输出极采用PMOS和NMOS互补耦合结构以使系统的时间常数减小,并提高整个电路的工作速度和获得较大的输出幅度。基于TSMC0.18μm工艺,采用Cadence SpectreRF软件进行电路仿真。结果表明:该分频器的最高工作频率为4GHz,能够很好的实现32/33分频,并且整个电路的功耗仅为4.5mW。(本文来源于《湖南大学》期刊2008-04-20)

戴学强,吴建辉[9](2008)在《一种多模可编程前置分频器的设计》一文中研究指出针对目前大多数射频可调谐芯片中前置分频器多为双模结构,设计了一种基于2/3分频单元的可编程多模(64~127)前置分频器。采用0.35μm SiGe BiCMOS工艺,在工作电源电压Vdd=5V,输入频率为2.2GHz的情况下,可实现分频比为64~127之间的可编程多值分频,功耗为37.18mW。(本文来源于《电子器件》期刊2008年02期)

曲勃[10](2008)在《射频频率合成器中高速前置多模预分频器的研究与设计》一文中研究指出随着全球范围内无线通信市场的爆炸性增长,频率合成器作为射频集成电路前端中最重要的模块之一,其工作频率已经扩展到数GHz,同时还需满足射频系统中频道切换的要求。在这种情况下,频率合成器中高速多模前置预分频器设计难度很高,成为了系统速度与功耗优化的瓶颈。相位切换技术被广泛应用于预分频器设计,但已有的方法存在时序不收敛,电路不稳定且只能提供两个分频比等缺点。本文深入分析了已有的相位切换方法,随后在前人工作的基础上,提出了一种新的相位切换方法。新的方法利用了非平衡相位切换方法以增加切换窗口长度,同时巧妙的在高速数据选择器之后加入差分的二分频器,并采用延时90的分频信号作为控制电路的驱动时钟,使得控制信号落入正确的切换窗口内,达到了时序的完全收敛。加入差分的二分频器,还可以有效解决向前切换时信号摆幅不足可能带来的时序错误。最后,通过改变控制逻辑,实现了一个时序收敛,电路稳定且可提供叁个连续分频比的相位切换型预分频器。为验证该方法的正确性,本文采用SMIC 0.18um RF CMOS工艺实现了一个15/16/17叁模分频相位切换型预分频器。电路包括多个模块,其中大量采用了CML,TSPC等高速电路结构,并对每个模块的速度与功耗进行了精心的优化。仿真结果显示,电路最高工作频率可达8.0GHz,同时最大功耗小于6mW,相比已有设计有着较大的优势。(本文来源于《上海交通大学》期刊2008-01-01)

前置分频器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

针对无线传感网络对射频电路高速、低功耗方面日益增长的性能要求,设计了一款用于高频锁相环中的高速、低功耗4/5双模前置分频器。在分析真单相时钟(TSPC)电路工作原理的基础上,指出了该电路结构存在的两个主要缺点,并结合器件工艺和物理给出了相应的版图优化解决方法。然后,采用SMIC 0.18μm标准CMOS工艺,设计了一款基于这种改进后的真单相时钟电路的集成4/5双模前置分频器。在版图优化设计后利用Cadence Spectre进行了后仿真验证,结果表明,在直流电源电压1.8 V时,该4/5双模前置分频器的最高工作频率可达到3.4 GHz,总功耗仅有0.80 mW。该4/5双模前置分频器的最低输入幅值为0.2 V时,工作频率范围为20 MHz~2.5 GHz,能够满足面向无线传感网络应用的锁相环(PLL)的高速、低功耗性能要求。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

前置分频器论文参考文献

[1].朱艳霞,梁蓓,杨发顺.基于MOS电流模逻辑的4/5双模前置分频器设计[J].电子科技.2018

[2].陶小妍,张海鹏,阴亚东,王德君.基于TSPC的4/5双模前置分频器设计[J].半导体技术.2014

[3].康健.应用于LNB系统的9-11G双模前置分频器的研究与设计[D].上海交通大学.2012

[4].潘灏,洪琪,陈军宁,王阳.TD-SCDMA射频前置分频器设计[J].电子技术.2011

[5].葛洪利,徐太龙,孟坚,吴秀龙.1.2V6GHz1.19mW32/33前置分频器的设计[J].电子技术.2010

[6].王菲菲,吴秀龙,徐太龙,王振兴.一种超低功耗5.8GHz双模前置分频器设计[J].电子技术.2010

[7].陆磊,樊祥宁.WSN射频芯片中6GHzRFCMOS低功耗双模前置分频器的设计[J].电子器件.2009

[8].盛旺.高性能32/33分频双模前置分频器设计[D].湖南大学.2008

[9].戴学强,吴建辉.一种多模可编程前置分频器的设计[J].电子器件.2008

[10].曲勃.射频频率合成器中高速前置多模预分频器的研究与设计[D].上海交通大学.2008

标签:;  ;  ;  ;  

前置分频器论文-朱艳霞,梁蓓,杨发顺
下载Doc文档

猜你喜欢