导读:本文包含了块浮点论文开题报告文献综述及选题提纲参考文献,主要关键词:块浮点,脉冲压缩,快速傅里叶变换
块浮点论文文献综述
叶海南[1](2014)在《块浮点脉冲压缩及其关键IP核的设计与实现》一文中研究指出雷达在现代军用、民用的多个领域内起着主导作用,其中雷达信号处理的性能也起着比较关键的作用。随着雷达信号处理和超大规模集成电路的不断发展,为了适应多种工作环境和多种工作模式,为了能够处理更大动态范围内的数据,并提高数据处理精度,雷达数字信号处理中的数据处理不再单纯的采用定点数据,而逐渐向浮点数据处理方向发展,但是浮点数据处理的硬件资源消耗比较大,在这种情况下,为了在一定程度上提高数据处理的动态范围,块浮点数据成为了平衡动态范围和硬件面积的一种折中选择。雷达信号处理中的脉冲压缩技术解决了雷达发射信号功率与雷达距离分辨率之间的矛盾,因此得到了广泛的应用。本文主要研究脉冲压缩的硬件实现。本论文使用块浮点数据格式,对雷达信号处理中的脉冲压缩系统及其关键的快速傅里叶变换和逆变换(FFT/IFFT)的ASIC实现进行了设计和优化。首先,介绍了雷达信号处理中的脉冲压缩、FFT/IFFT的原理和块浮点数据的硬件实现形式;然后结合FFT/IFFT的硬件实现原理,设计了适用于块浮点数据处理的输入输出数据类型可配置,FFT/IFFT运算的点数可调整的FFT/IFFT IP核,并重点研究了减小硬件面积的数据存储规律和块浮点数据的处理过程,采用了内部数据倍频处理的方式,使得系统的利用率提高并减小硬件面积。结合本设计的FFT/IFFT IP核,进行了输入输出数据类型可配置,处理数据长度可配置的块浮点脉冲压缩系统的规划,并设计了一种脉冲压缩的处理方法,研究了其存储规律及其四路匹配相乘规律,从而减小了脉冲压缩处理的延时,最终完成了四路可配置的块浮点脉冲压缩处理单元的RTL设计。本论文使用Matlab和Modelsim对设计的RTL级的四路脉冲压缩块浮点处理器进行了功能验证;分析了FFT/IFFT单元的数据处理相对误差在10-6数量级、信噪比在200 dB左右;同时对本设计的四通路脉冲压缩系统的处理延时进行了分析;使用FPGA对其进行验证;在SMIC 0.13μm工艺环境下,使用Design Compiler®进行逻辑综合,该脉压处理器的内部工作频率为200 MHz,I/O系统时钟频率为100MHz;使用Formality®对逻辑综合的网表进行了形式验证,并使用Prime Time®对其进行了静态时序分析。(本文来源于《西安电子科技大学》期刊2014-11-01)
李伟[2](2011)在《一种可用于空间探测的块浮点流水线FFT处理器》一文中研究指出基于FPGA的FFT处理器是实时信号处理的重要研究方向。本文针对微小卫星等空间探测应用中运算速度快、运算精度高及资源消耗小等方面需求,研究一种采用R22SDF(Radix-22single-pathdelayfeedback)流水线结构的收敛块浮点(CBFP)数据格式的FFT处理器。仿真结果表明采用该数据格式的FFT处理器信噪比高于普通的块浮点格式。内存消耗只比定点格式高约25%,而运算结构与定点格式相同。采用FPGA进行了FFT处理器实现,1024点复数FFT的运算时间小于10μs。(本文来源于《第二十四届全国空间探测学术交流会论文摘要集》期刊2011-10-01)
王兵锐[3](2010)在《块浮点FFT处理器系统的设计》一文中研究指出随着集成电路技术的迅猛发展,电子设计自动化(Electronics Design Automation)成为重要的设计方法,已经广泛应用于数字信号处理系统等许多领域。而且,近年来门电路数量和系统复杂性以指数倍增加,产品设计中的功能验证也日益重要。现场可编程门阵列是一种半定制电路,也是一种新型可编程器。随着它的广泛应用和快速发展,电子系统设计方法不断创新。离散傅立叶变换(Discrete Fourier Transformation)是数字信号分析与处理的重要变换工具,而FFT((Fast Fourier Transformation))是DFT的一种快速算法,是数字信号处理的核心技术,广泛应用于语音识别、图像处理、雷达系统、频谱分析等领域。不同的应用场合,需要不同性能的FFT处理器,特别是针对下一代以FFT为核心技术的移动通信(4G)出现,使FFT处理器的研究具有重要的现实意义。本文研究基于FPGA的大规模可编程逻辑器件的块浮点FFT的实现。首先阐述了FFT的理论基础,根据FFT算法的特点,对64点FFT硬件电路结构及其工作原理进行了研究。详尽分析了FFT的具体实现,用DIT还是用DIF,而且比较了定点、浮点、块浮点的优劣,阐述了块浮点的相关运算,最终采用16位块浮点进行数据运算。采用串行数据输入输出方式,在FPGA内部运用并行计算,整体架构采用同步时序设计。提出一种新的地址映射算法,简单可行。利用旋转因子和乒乓RAM结构的特点,使FFT的运行周期大为缩短。本文以QuartusII 8.0,ModelSim-Altera 6.1g和ModelSim SE 6.2b为软件平台,用Verilog语言实现64点块浮点结构,并以FPGA芯片Cyclone II EP2C35F484C8为硬件平台,整体设计顺利通过功能仿真和时序仿真。仿真结果表明其计算结果达到了一定的精度,运算速度可以满足一般实时信号处理的要求。(本文来源于《河南大学》期刊2010-06-01)
赵敏玲,葛立敏,李文辉[4](2009)在《基于FPGA的块浮点FFT的实现》一文中研究指出在分析基-2 FFT算法的基础上,提出一种用FPGA实现FFT的方法.用块浮点机制,动态扩大数据范围,在速度和精度间得到折衷;模块化设计,易于实现更多点数的FFT运算.采用Verilog语言编程实现,在Quartus II和Modelsim平台下进行逻辑综合和时序仿真,时序分析结果与Matlab计算结果相比较验证了程序的正确性.(本文来源于《兰州理工大学学报》期刊2009年04期)
乔树山,黑勇,吴斌,王晓琴[5](2008)在《块浮点FFT处理器的有限字长效应分析》一文中研究指出研究了基于基8算法的块浮点FFT处理器的有限字长效应问题,提出了一种基于理论统计分析的静态模型。在不考虑输入信号的量化误差和系数量化误差情况下,对基8单元和加权过程的误差进行了分析;给出了有限字长效应所造成的误差随着频率点数和级数的变化趋势。通过SPEED开发平台得到的硬件仿真结果验证了该方法估计字长效应的正确性,可以将其应用于工程分析。(本文来源于《电子科技大学学报》期刊2008年01期)
王巍,高振斌,高俊峰,韩月秋[6](2005)在《块浮点算法在数字脉冲压缩中的应用》一文中研究指出应用块浮点算法设计并实现了某雷达接收机数字脉冲压缩系统,着重阐述了块浮点部件的设计原理与实现,并对块浮点、定点算法中截断误差对数字脉冲压缩的影响进行了计算机仿真分析.脉压系统使用FPGA实现,可完成1024点和256点脉压处理,最快时间分别为57.70s和12.65s.(本文来源于《河北工业大学学报》期刊2005年04期)
陈丽安,张培铭[7](2004)在《定点DSP块浮点算法及其实现技术》一文中研究指出介绍了块浮点算法的基本原理及软件实现方法,给出了TITMS320C5402定点DSP块浮点算法的汇编源程序代码,并以全波傅氏算法周期函数的模值计算为例说明块浮点算法所取得的效果.(本文来源于《福州大学学报(自然科学版)》期刊2004年06期)
曹鹏志,许荣庆,刘永坦[8](1997)在《块浮点量化(BFPQ)在星载合成孔径雷达(SAR)回波数据压缩中的应用》一文中研究指出SAR原始回波信号的相关性较差,因此基于数据相关性的传统压缩方法对星载SAR回波信号的数据压缩不再实用。主要研究了块浮点量化(BlockFloatingPointQuantization,BFPQ)算法的基本理论及其在星载SAR回波信号压缩中的应用。采用BFPQ算法对ERS1回波数据和仿真回波数据进行了压缩并与均匀量化方法进行了比较,实验结果验证了其性能的优越性。(本文来源于《哈尔滨工业大学学报》期刊1997年03期)
块浮点论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
基于FPGA的FFT处理器是实时信号处理的重要研究方向。本文针对微小卫星等空间探测应用中运算速度快、运算精度高及资源消耗小等方面需求,研究一种采用R22SDF(Radix-22single-pathdelayfeedback)流水线结构的收敛块浮点(CBFP)数据格式的FFT处理器。仿真结果表明采用该数据格式的FFT处理器信噪比高于普通的块浮点格式。内存消耗只比定点格式高约25%,而运算结构与定点格式相同。采用FPGA进行了FFT处理器实现,1024点复数FFT的运算时间小于10μs。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
块浮点论文参考文献
[1].叶海南.块浮点脉冲压缩及其关键IP核的设计与实现[D].西安电子科技大学.2014
[2].李伟.一种可用于空间探测的块浮点流水线FFT处理器[C].第二十四届全国空间探测学术交流会论文摘要集.2011
[3].王兵锐.块浮点FFT处理器系统的设计[D].河南大学.2010
[4].赵敏玲,葛立敏,李文辉.基于FPGA的块浮点FFT的实现[J].兰州理工大学学报.2009
[5].乔树山,黑勇,吴斌,王晓琴.块浮点FFT处理器的有限字长效应分析[J].电子科技大学学报.2008
[6].王巍,高振斌,高俊峰,韩月秋.块浮点算法在数字脉冲压缩中的应用[J].河北工业大学学报.2005
[7].陈丽安,张培铭.定点DSP块浮点算法及其实现技术[J].福州大学学报(自然科学版).2004
[8].曹鹏志,许荣庆,刘永坦.块浮点量化(BFPQ)在星载合成孔径雷达(SAR)回波数据压缩中的应用[J].哈尔滨工业大学学报.1997