导读:本文包含了动态功耗论文开题报告文献综述及选题提纲参考文献,主要关键词:无线传感器网络,低功耗,自适应动态分簇,模糊逻辑
动态功耗论文文献综述
张文旗[1](2019)在《基于WSNs数据融合的低功耗动态分簇方案研究》一文中研究指出无线传感器网络(Wireless Sensor Networks,WSNs)主要用来对监测区域的信息进行协同感知与处理。传感器节点的能量有限,当监测区域较为偏远或危险时不便于更换节点。此外,多个传感器节点对同一区域采集的数据可能会存在较多的冗余信息,不仅会影响通信开销还会消耗大量的能量。因此,解决WSNs中的能耗问题有重要的应用价值。数据融合技术通过特征提取或数据压缩等方法去除网络中的冗余信息,减少传输数据量,提高数据收集的效率。在分簇的结构中进行数据融合能够提高信道利用率,均衡网络能耗。为了解决已有分簇方案选取簇头的方法考虑因素单一的问题,本文利用模糊逻辑,引入多种影响能耗的因素综合进行簇头的选取,延长网络的使用寿命。论文的主要工作内容归纳为以下叁个方面:(1)首先分析和比较了低功耗自适应分簇算法(Low Energy Adaptive Clustering Hierarchy,LEACH)和基于异构网络设计的分布式能量有效成簇算法(Distributed Energy-Efficient Clustering Algorithm,DEEC)的主要思想和特点,通过实验重点研究了节点的初始能量、节点规模和基站位置这些因素对于LEACH和DEEC算法产生的影响。(2)改进了 LEACH分簇算法,采用模糊逻辑的方法,考虑节点剩余能量、节点相对密度和节点到基站的相对距离自适应地选择最佳簇头节点,以延长网络的存活时间。通过仿真实验分析了节点初始能量等不同因素的影响情况并与LEACH进行对比,实验表明采用模糊逻辑的LEACH分簇算法比传统LEACH算法更能均衡网络的能量消耗,有效延长网络使用寿命。(3)将模糊逻辑引入到异构网络的DEEC分簇算法中,对DEEC进行改进,考虑节点的分布密度和节点到基站的相对距离进行自适应动态簇头的选择。通过实验对不同因素的影响情况进行分析,结果表明改进后的DEEC分簇算法能够均衡网络的能耗,有效延长网络的生存时间,从而确保数据融合的精准性,有效提升网络性能。综上所述,本文改进了传统LEACH算法和异构网络的DEEC算法,采用模糊逻辑,在考虑各节点能量的同时,引入节点的相对密度和节点到基站的相对距离等因素,进行簇头的自适应选择。实验结果表明,本文改进后的两种方案有效均衡了网络的能耗,延长了网络的生命周期。(本文来源于《北京交通大学》期刊2019-06-03)
马成[2](2019)在《基于高动态像素及高速低功耗ADC的CMOS图像传感器研究》一文中研究指出本论文的主要内容是基于新提出的高填充因子的双增益像素及低功耗斜坡模数转换器(Ramp ADC),研究设计了一块高动态范围(HDR)、低功耗的CMOS图像传感器芯片。并在此基础上,通过对Ramp ADC的计数逻辑部分的简单修改,提出了一种简单有效的双时钟沿计数方法,提高了ADC的转换速度。通过高速大分辨率全局快门传感器的设计与测试进行了验证。本论文首先提出了一种高填充因子的高动态范围像素结构,这种像素的实现不需要生产工艺的调整,可以采用标准的CMOS图像传感器工艺。该像素基于外溢漏极(overflow)双增益高动态范围像素,通过减少像素中元器件的数量实现高填充因子以及灵敏度,能够更广泛的应用于低光照、高动态范围的图像传感器中。本论文也提出了一种低功耗的Ramp ADC结构。传统的Ramp ADC采用一路计数时钟对转换后的时间进行计数,其计数次数随着输入信号改变,功耗较大。本论文提出的双时钟计数方式,采用高低频率不同的两路时钟对时间进行计数,大大降低了一次模数转换的总计数次数,从而降低了计数器及传感器的功耗。基于提出的高动态像素及低功耗模数转换器,设计了一块高动态范围、低功耗图像传感器。除了本论文提出的像素和ADC模块,该图像传感器片上集成时序生成,高速数据传输等多个模块,降低了使用的复杂度。通过对图像传感器的测试,验证了所提出的像素和ADC结构的有效性和优越性。为克服Ramp ADC转换速度相对较慢的问题,本论文提出一种双沿计数方法,通过对ADC计数逻辑单元的简单修改,对高速计数时钟的上升沿和下降沿同时计数,降低模数转换的时间至原计数方式的一半。这种方式不需要像其他的双沿计数方式一样成倍的增加模数转换器的面积及功耗,适用于低功耗、低成本的应用。通过一块基于电荷域全局快门像素的高速图像传感器的设计与测试,验证了双沿Ramp ADC结构的功能。(本文来源于《吉林大学》期刊2019-05-01)
周万兴,刘昱,王云峰[3](2019)在《一种低功耗的双尾电流动态比较器》一文中研究指出提出了一种新型技术来降低动态比较器的功耗。预放大器的输出直接与锁存节点连接。在没有明显增大锁存节点负载电容的基础上,在隐藏的静态电流通路上设计2个开关晶体管来避免静态功耗,实现了低功耗。基于TSMC 0.18μm CMOS工艺,对提出的比较器进行仿真,并与其他叁种比较器进行对比。仿真结果表明,在1.8V供电电压、频率为100 MHz、共模电压为0.9V的条件下,该比较器的功耗为26.13μW,相比传统双尾动态比较器,功耗降低了49%。延时为219ps,失调电压为6.3mV。该比较器适用于低功耗设计领域。(本文来源于《微电子学》期刊2019年01期)
应家驹,武东生,黄富瑜,陈玉丹,刘杰[4](2019)在《基于电致变温的红外动态伪装单元功耗分析》一文中研究指出为提高目标的战场生存能力,电致变温技术被应用于目标的红外动态伪装中,如何有效地降低功耗是电致变温红外伪装的关键技术之一。通过分析红外动态伪装系统的组成及基本单元结构,在建立基本单元各个工作层面热传导模型的基础上,推导出半导体制冷片产生制冷量和风扇主动散热的功耗计算公式。通过仿真计算,分析了温差设定和环境风速对功耗的影响。该结论可为红外动态伪装系统的功耗指标论证、设计及优化提供理论参考。(本文来源于《半导体光电》期刊2019年01期)
刘峰,金磊,牛少华,刘海鹏,郭建昌[5](2019)在《一种低功耗MEMS压阻式传感器的动态测试系统》一文中研究指出为了准确分析侵彻过载信号,提出了一种低功耗、高过载的动态测试系统,该系统可以承受2×10~5g过载信号,为了实现采样率高、低功耗、抗冲击的特点,系统采用硅晶振作为主振荡器,并选用低功耗CMOS芯片,当系统开始工作时,处理器进入深度休眠模式,当进入发射模式时开始对外围电路供电.当弹体发射信号时,采用滞回触发电路来触发启动采集系统开始采集.实验证明,采用此方案,延长了弹体生存周期,并能够精确采集到空气炮的过载信号.(本文来源于《北京理工大学学报》期刊2019年02期)
詹瑞典,杨家昌[6](2019)在《基于动态频率的芯片面积功耗优化设计》一文中研究指出芯片面积和功耗与工作频率紧密相关,在保持原有项目设计的条件下,利用门电路在不同频率下的开关工作原理,提出一种动态频率闭环设计方法,从系统级综合优化芯片的面积和功耗。通过筛选满足条件的多组测试集,建立频率与面积、频率与功耗的数学模型,综合考虑面积和功耗并计算出最优的频率。通过对一款已流片的芯片进行仿真验证,该方法同原有设计方法相比可以减少芯片面积约0.59%、降低功耗约9.01%。(本文来源于《电子技术应用》期刊2019年01期)
成海生,占玉兵,翟家星,张高山[7](2018)在《基于动态循环码唤醒算法的超低功耗无线抄表技术的研究》一文中研究指出能源计量系统向着多业务融合接入双向计量方向发展,对通信模块性能及工艺化结构提出了更高的要求。计量节点的增多,会增加系统整体功耗,零散的设备供电给维护和投资均带来较大困扰,降低设备功耗是解决问题的唯一途径。目前降耗的方式有很多,其协议、算法、硬件设计、芯片设计都能缓解一部分问题,从唤醒算法角度出发深入研究,提出一种动态循环码的主动唤醒算法应用在抄表系统中,循环码硬件设计简单,而且通过移位循环产生的动态性,便于对端译码解析,动态地设置唤醒窗口大小,可缩短唤醒周期,实现超低功耗无线抄表技术。提出的算法为未来多表合一的推广提供了捷径。(本文来源于《2018智能电网新技术发展与应用研讨会论文集》期刊2018-12-25)
陈光炳[8](2018)在《高性能低功耗SAR A/D转换器技术发展动态》一文中研究指出基于国际公开发表的逐次逼近型A/D转换器(SAR ADC)技术论文,总结了不同架构下高性能SAR结构A/D转换器的技术特点。分析了SAR ADC中主要模块的关键技术,包括高速高线性采样开关技术、高速低功耗比较器技术、高速旁路SAR逻辑技术,以及相关技术在电路级实现时需要考虑的因素。针对SAR ADC的主要模块,介绍了近年来新技术的改进方法。这些高性能低功耗SAR ADC新技术及发展动态的综述对设计者可提供有益的帮助。(本文来源于《微电子学》期刊2018年06期)
赵晖[9](2018)在《一种基于ARIMA的FPGA系统级动态功耗预测建模框架》一文中研究指出为了满足FPGA应用在设计过程中的动态功耗仿真需求和预测需求,提出了一种基于ARIMA模型构建的系统级动态功耗预测建模框架。基于现有的FPGA仿真平台:Vivado,利用Tcl语言搭建了具有跨平台、自动化特征的动态功耗采样框架,结合ARIMA建模方法,进一步加快了在系统级、抽象层面上的动态功耗预测。实验结果表明,该建模框架能够完成动态功耗的自动化采样,基于采样数据构建的动态功耗预测模型能够达到96%以上的预测精度。同时,该模型在1步预测所需的时间仅为0.051 s,比仿真预测快了279倍,物理存储空间仅为10.3 kB,比仿真预测节约了263倍,极大地降低了FPGA动态功耗预测的时间成本和存储成本。(本文来源于《电子设计工程》期刊2018年23期)
裴志军,王雅欣[10](2018)在《低压低功耗动态锁存比较器技术进展》一文中研究指出随着深亚微米CMOS技术低电源电压的应用,低压低功耗动态锁存比较器技术的研究变得尤为重要。基于敏感放大器的传统动态锁存比较器可以获得较低功耗,但难于适合低电源电压应用。而双尾动态锁存比较器结构、单相时钟低失调动态锁存比较器结构以及高速动态锁存比较器结构等,通过增加少量晶体管,能够适合于低压低功耗应用,并且有效改善了传统动态锁存比较器的性能。(本文来源于《天津职业技术师范大学学报》期刊2018年03期)
动态功耗论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
本论文的主要内容是基于新提出的高填充因子的双增益像素及低功耗斜坡模数转换器(Ramp ADC),研究设计了一块高动态范围(HDR)、低功耗的CMOS图像传感器芯片。并在此基础上,通过对Ramp ADC的计数逻辑部分的简单修改,提出了一种简单有效的双时钟沿计数方法,提高了ADC的转换速度。通过高速大分辨率全局快门传感器的设计与测试进行了验证。本论文首先提出了一种高填充因子的高动态范围像素结构,这种像素的实现不需要生产工艺的调整,可以采用标准的CMOS图像传感器工艺。该像素基于外溢漏极(overflow)双增益高动态范围像素,通过减少像素中元器件的数量实现高填充因子以及灵敏度,能够更广泛的应用于低光照、高动态范围的图像传感器中。本论文也提出了一种低功耗的Ramp ADC结构。传统的Ramp ADC采用一路计数时钟对转换后的时间进行计数,其计数次数随着输入信号改变,功耗较大。本论文提出的双时钟计数方式,采用高低频率不同的两路时钟对时间进行计数,大大降低了一次模数转换的总计数次数,从而降低了计数器及传感器的功耗。基于提出的高动态像素及低功耗模数转换器,设计了一块高动态范围、低功耗图像传感器。除了本论文提出的像素和ADC模块,该图像传感器片上集成时序生成,高速数据传输等多个模块,降低了使用的复杂度。通过对图像传感器的测试,验证了所提出的像素和ADC结构的有效性和优越性。为克服Ramp ADC转换速度相对较慢的问题,本论文提出一种双沿计数方法,通过对ADC计数逻辑单元的简单修改,对高速计数时钟的上升沿和下降沿同时计数,降低模数转换的时间至原计数方式的一半。这种方式不需要像其他的双沿计数方式一样成倍的增加模数转换器的面积及功耗,适用于低功耗、低成本的应用。通过一块基于电荷域全局快门像素的高速图像传感器的设计与测试,验证了双沿Ramp ADC结构的功能。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
动态功耗论文参考文献
[1].张文旗.基于WSNs数据融合的低功耗动态分簇方案研究[D].北京交通大学.2019
[2].马成.基于高动态像素及高速低功耗ADC的CMOS图像传感器研究[D].吉林大学.2019
[3].周万兴,刘昱,王云峰.一种低功耗的双尾电流动态比较器[J].微电子学.2019
[4].应家驹,武东生,黄富瑜,陈玉丹,刘杰.基于电致变温的红外动态伪装单元功耗分析[J].半导体光电.2019
[5].刘峰,金磊,牛少华,刘海鹏,郭建昌.一种低功耗MEMS压阻式传感器的动态测试系统[J].北京理工大学学报.2019
[6].詹瑞典,杨家昌.基于动态频率的芯片面积功耗优化设计[J].电子技术应用.2019
[7].成海生,占玉兵,翟家星,张高山.基于动态循环码唤醒算法的超低功耗无线抄表技术的研究[C].2018智能电网新技术发展与应用研讨会论文集.2018
[8].陈光炳.高性能低功耗SARA/D转换器技术发展动态[J].微电子学.2018
[9].赵晖.一种基于ARIMA的FPGA系统级动态功耗预测建模框架[J].电子设计工程.2018
[10].裴志军,王雅欣.低压低功耗动态锁存比较器技术进展[J].天津职业技术师范大学学报.2018