导读:本文包含了译码器方案论文开题报告文献综述及选题提纲参考文献,主要关键词:卷积码,状态转移,维特比译码算法,矩阵化
译码器方案论文文献综述
彭万权,伍小兵,张承畅,张丽[1](2012)在《一种维特比译码器的矩阵实现方案》一文中研究指出本文针对(2,1,l)卷积码提出一种维特比矩阵译码算法,通过引入整形、合并和动态选择等辅助模块,实现了所有环节的矩阵处理,构建出具有单一结构的并行译码器。由于只需要更改一部分模块的内部参数便可获得不同卷积码译码器,因此非常有利于分析和设计。仿真实验表明,在运算量更少的情况下,矩阵译码器可以取得接近最优的译码性能。(本文来源于《电路与系统学报》期刊2012年03期)
腾香[2](2010)在《二进制译码器逻辑功能的Multisim仿真方案》一文中研究指出介绍了用Multisim仿真软件分析二进制译码器工作过程的方法,即用Multisim仿真软件中字组产生器产生二进制译码器的使能控制信号和地址输入信号。字组产生器的字组内容反映二进制译码器输入端的不同输入情况,用Multisim中逻辑分析仪多踪同步显示二进制译码器的各个输入信号及输出信号波形,可直观描述二进制译码器的译码工作过程。该方法解决了二进制译码器的工作波形无法用电子实验仪器进行分析验证的问题。(本文来源于《现代电子技术》期刊2010年20期)
张子翔[3](2010)在《WiMAX系统中CTC编译码器算法分析与方案设计》一文中研究指出纠错编码是无线通信系统中非常重要的一个子系统,该模块的性能会极大影响到整个通信系统的性能。作为全球微波接入互通(WiMAX, World wide Interoperability for Microwave Access)标准的信道编码方案之一,卷积Turbo码(CTC, Convolutional Turbo Code)是将多个卷积码以并行级联的方式结合组成的一种纠错编码方式,具有码字灵活,帧长和码率变化范围大的优点。CTC具有近似伪随机长码的特性,能够提供非常接近Shannon限的通信能力,并且又有很强的抗衰落和抗干扰能力,使得CTC即使在恶劣的通信环境中也能提供可靠性能。CTC如此优异的性能吸引了来自全球各地研究人员的高度关注。深入研究了CTC编译码算法及其在WiMAX系统中的应用。结合传统Turbo码的编码原理系统介绍了IEEE 802.16e标准中CTC的编码器结构,并分析了该CTC编码器结构对于传统Turbo码的改进。系统分析了在两个分量译码器之间进行迭代译码的CTC译码原理。在讨论Viterbi算法和SOVA基础上,详细分析了MAP算法,Log-MAP算法以及Max-Log-MAP算法等CTC分量译码算法的数学原理和算法流程。从译码性能和运算复杂度两个方面对各分量译码算法进行评估对比。综合这两方面因素后,选择Enhanced Max-Log-MAP算法作为CTC译码器的分量译码算法。对CTC译码流程进行改进和优化。结合IEEE 802.16e中CTC分量编码器状态循环特性,引入一种新的算法-递归反馈算法,来解决连续迭代译码之间前后向递归初始化的问题。仿真结果表明递归反馈算法对译码性能至少有0.5 dB改善。根据所选择的分量译码算法以及对译码流程进行的改进和优化,设计了基于MATLAB的符合IEEE 802.16e标准中OFDMA类型物理层要求的CTC编译码仿真系统。并且通过优化算法结构,改善算法流程以及分析系统中关键参数的设置,设计能够用于实际系统模块实现的CTC编译码器最佳解决方案。通过AWGN信道下系统仿真显示,设计的CTC编译码器具有良好的性能。在信道信噪比为3 dB时,8次迭代的CTC译码器可达到比特误码率为10?7的译码性能。(本文来源于《电子科技大学》期刊2010-04-01)
林豫彬,杨曦[4](2009)在《一种基于FPGA的并行Viterbi译码器实现方案》一文中研究指出Viterbi算法是用于卷积码译码的一种最大似然译码算法,广泛应用于各种数据传输系统。文章提出了一种基于FPGA的并行Viterbi译码实现方法,能在有限的资源条件下获得较高的译码速度,适于在实时要求较高的场合应用。(本文来源于《舰船电子工程》期刊2009年09期)
李晓刚,蔡德林[5](2008)在《2,1,7卷积码Viterbi译码器的一种设计方案》一文中研究指出卷积码在通信系统中得到了极为广泛的应用。其中约束长度K=7,码率为1/2和1/3的Odenwalder卷积码己经成为商业卫星通信系统中的标准编码方法。提出了一种(2,1,7)卷积码Viterbi译码器的设计方案,该译码器采用全并行结构的加/比/选模块和回溯法以提高译码速度,重点介绍了幸存路径存储与交换单元的设计与实现。(本文来源于《信息技术》期刊2008年01期)
郭丽,蒋卓勤[6](2007)在《一种乘积码译码器设计方案的研究》一文中研究指出介绍了一种乘积码迭代译码器的硬件设计方案。基于软判决译码规则,使用VHDL硬件描述语言,提出了基于Modelsim6.Oa仿真平台的两维乘积码的EDA实现方法,给出了仿真波形,迭代次数为四次时最大译码速率可达到50Mbit/s,并通过了在Xilinx公司的FPGA芯片XC2S200上的综合验证实验。该译码器的功能仿真和硬件实现都证明了这种方案的可行性和正确性。(本文来源于《电子科技》期刊2007年10期)
张乐,贺翔,徐友云,罗汉文[7](2007)在《一种基于重排首次匹配算法的新颖并行Turbo译码器存储方案(英文)》一文中研究指出In this paper we discuss a novel storage scheme for simultaneous memory access in parallel turbo decoder.The new scheme employs vertex coloring in graph theory.Compared to a similar method that also uses unnatural order in storage, our scheme requires 25 more memory blocks but allows a simpler configuration for variable sizes of code lengths that can be implemented on-chip.Experiment shows that for a moderate to high decoding throughput (40~100 Mbps),the hardware cost is still affordable for 3GPP's (3rd generation partnership project) interleaver.(本文来源于《Journal of Shanghai University(English Edition)》期刊2007年04期)
韩可,邓中亮,施乐宁[8](2007)在《(2,1,7)卷积码Viterbi译码器FPGA实现方案》一文中研究指出移动通信系统标准中普遍采用卷积码作为信道编码方案。本文阐述了目前最常用的卷积码译码算法——Vit-erbi译码算法,然后给出了(2,1,7)卷积码编码电路FPGA实现方法。该方法给出了新的Viterbi幸运路径算法和高效的状态度量存储技术,可以充分利用FPGA的优势获得较好的译码结果。利用幸存路径交换寄存器模块,能有效减少存储量并降低功耗。(本文来源于《现代电子技术》期刊2007年15期)
郑文杰,李磊,冯穗力,叶梧[9](2007)在《改进BM算法的高速RS译码器方案及其FPGA实现》一文中研究指出介绍了一种高速的RS译码器的结构方案。由于一般BM算法的实现结构不规则,以及延时过长的缘故,在VLSI的设计中,广泛采用的是eE算法,采用的改进BM算法,使得BM算法的实现结构规则,并且延时更小。另外还采用了一种新的有限域乘法结构,有规则的结构,易于HDL语言实现。(本文来源于《电声技术》期刊2007年06期)
张乐,贺翔,张海滨,罗汉文,甘小莺[10](2007)在《一种新颖的并行Turbo译码器存储方案》一文中研究指出研究了一种在并行Turbo译码器中同时进行存储器访问的新颖的存储方案.该方案采用了图论中的节点着色法,与其他也在存储器中采用的非规则方法相比,所需的存储块(RAM)要多2~5块,但当码长变化时,这种配置方法更简单,可以在片上实时实现.实验表明,对于中高速的译码器(40~100 Mb/s),其硬件开销对3GPP标准中的交织器依然是可以承受的.(本文来源于《上海交通大学学报》期刊2007年05期)
译码器方案论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
介绍了用Multisim仿真软件分析二进制译码器工作过程的方法,即用Multisim仿真软件中字组产生器产生二进制译码器的使能控制信号和地址输入信号。字组产生器的字组内容反映二进制译码器输入端的不同输入情况,用Multisim中逻辑分析仪多踪同步显示二进制译码器的各个输入信号及输出信号波形,可直观描述二进制译码器的译码工作过程。该方法解决了二进制译码器的工作波形无法用电子实验仪器进行分析验证的问题。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
译码器方案论文参考文献
[1].彭万权,伍小兵,张承畅,张丽.一种维特比译码器的矩阵实现方案[J].电路与系统学报.2012
[2].腾香.二进制译码器逻辑功能的Multisim仿真方案[J].现代电子技术.2010
[3].张子翔.WiMAX系统中CTC编译码器算法分析与方案设计[D].电子科技大学.2010
[4].林豫彬,杨曦.一种基于FPGA的并行Viterbi译码器实现方案[J].舰船电子工程.2009
[5].李晓刚,蔡德林.2,1,7卷积码Viterbi译码器的一种设计方案[J].信息技术.2008
[6].郭丽,蒋卓勤.一种乘积码译码器设计方案的研究[J].电子科技.2007
[7].张乐,贺翔,徐友云,罗汉文.一种基于重排首次匹配算法的新颖并行Turbo译码器存储方案(英文)[J].JournalofShanghaiUniversity(EnglishEdition).2007
[8].韩可,邓中亮,施乐宁.(2,1,7)卷积码Viterbi译码器FPGA实现方案[J].现代电子技术.2007
[9].郑文杰,李磊,冯穗力,叶梧.改进BM算法的高速RS译码器方案及其FPGA实现[J].电声技术.2007
[10].张乐,贺翔,张海滨,罗汉文,甘小莺.一种新颖的并行Turbo译码器存储方案[J].上海交通大学学报.2007